# M2600N_TEST_PROJ **Repository Path**: ne5/m2600n_test_proj ## Basic Information - **Project Name**: M2600N_TEST_PROJ - **Description**: M2600N测试板设计 - **Primary Language**: Unknown - **License**: Not specified - **Default Branch**: master - **Homepage**: None - **GVP Project**: No ## Statistics - **Stars**: 0 - **Forks**: 0 - **Created**: 2023-10-31 - **Last Updated**: 2023-11-01 ## Categories & Tags **Categories**: Uncategorized **Tags**: None ## README # M2600N_TEST_PROJ #### 介绍 M2600N测试板设计 #### 流程 - [x] 整理测试项 - [ ] 画原理图 - [ ] PCB布局布线 - [ ] FPGA工程调试 #### 我的任务 - [ ] 安装cadence,准备好画图PCB和仿真软件 - [x] 整理AD9208手册上面和JESD相关的测试项 - [ ] SERDES接口有关的信号,和时钟芯片那边一起配合完成 - [ ] 画原理图 - [ ] 仿真 #### 关键点 - [ ] 第一步不测subclass1,直接用subclass0,这样可以把时钟芯片带来的不稳定因素都排除,减少了任务量,目的是很纯粹的检验serdes的那写数据线和电源还有控制线没问题,能正常使用