2 Star 0 Fork 1

skyADMIN/EDA-digital-clock

加入 Gitee
与超过 1200万 开发者一起发现、参与优秀开源项目,私有仓库也完全免费 :)
免费加入
该仓库未声明开源许可证文件(LICENSE),使用请关注具体项目描述及其代码上游依赖。
克隆/下载
digital-clock.fit.rpt 328.65 KB
一键复制 编辑 原始数据 按行查看 历史
skyADMIN 提交于 2015-08-24 19:06 . 要疯了。
12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273747576777879808182838485868788899091929394959697989910010110210310410510610710810911011111211311411511611711811912012112212312412512612712812913013113213313413513613713813914014114214314414514614714814915015115215315415515615715815916016116216316416516616716816917017117217317417517617717817918018118218318418518618718818919019119219319419519619719819920020120220320420520620720820921021121221321421521621721821922022122222322422522622722822923023123223323423523623723823924024124224324424524624724824925025125225325425525625725825926026126226326426526626726826927027127227327427527627727827928028128228328428528628728828929029129229329429529629729829930030130230330430530630730830931031131231331431531631731831932032132232332432532632732832933033133233333433533633733833934034134234334434534634734834935035135235335435535635735835936036136236336436536636736836937037137237337437537637737837938038138238338438538638738838939039139239339439539639739839940040140240340440540640740840941041141241341441541641741841942042142242342442542642742842943043143243343443543643743843944044144244344444544644744844945045145245345445545645745845946046146246346446546646746846947047147247347447547647747847948048148248348448548648748848949049149249349449549649749849950050150250350450550650750850951051151251351451551651751851952052152252352452552652752852953053153253353453553653753853954054154254354454554654754854955055155255355455555655755855956056156256356456556656756856957057157257357457557657757857958058158258358458558658758858959059159259359459559659759859960060160260360460560660760860961061161261361461561661761861962062162262362462562662762862963063163263363463563663763863964064164264364464564664764864965065165265365465565665765865966066166266366466566666766866967067167267367467567667767867968068168268368468568668768868969069169269369469569669769869970070170270370470570670770870971071171271371471571671771871972072172272372472572672772872973073173273373473573673773873974074174274374474574674774874975075175275375475575675775875976076176276376476576676776876977077177277377477577677777877978078178278378478578678778878979079179279379479579679779879980080180280380480580680780880981081181281381481581681781881982082182282382482582682782882983083183283383483583683783883984084184284384484584684784884985085185285385485585685785885986086186286386486586686786886987087187287387487587687787887988088188288388488588688788888989089189289389489589689789889990090190290390490590690790890991091191291391491591691791891992092192292392492592692792892993093193293393493593693793893994094194294394494594694794894995095195295395495595695795895996096196296396496596696796896997097197297397497597697797897998098198298398498598698798898999099199299399499599699799899910001001100210031004100510061007100810091010101110121013101410151016101710181019102010211022102310241025102610271028102910301031103210331034103510361037103810391040104110421043104410451046104710481049105010511052105310541055105610571058105910601061106210631064106510661067106810691070107110721073107410751076107710781079108010811082108310841085108610871088108910901091109210931094109510961097109810991100110111021103110411051106110711081109111011111112111311141115111611171118111911201121112211231124112511261127112811291130113111321133113411351136113711381139114011411142114311441145114611471148114911501151115211531154115511561157115811591160116111621163116411651166116711681169117011711172117311741175117611771178117911801181118211831184118511861187118811891190119111921193119411951196119711981199120012011202120312041205120612071208120912101211121212131214121512161217121812191220122112221223122412251226122712281229123012311232123312341235123612371238123912401241124212431244124512461247124812491250125112521253125412551256125712581259126012611262126312641265126612671268126912701271127212731274127512761277127812791280128112821283128412851286128712881289129012911292129312941295129612971298129913001301130213031304130513061307130813091310131113121313131413151316131713181319132013211322132313241325132613271328132913301331133213331334133513361337133813391340134113421343134413451346134713481349135013511352135313541355135613571358135913601361136213631364136513661367136813691370137113721373137413751376137713781379138013811382138313841385138613871388138913901391139213931394139513961397139813991400140114021403140414051406140714081409141014111412141314141415141614171418141914201421142214231424142514261427142814291430143114321433143414351436143714381439144014411442144314441445144614471448144914501451145214531454145514561457145814591460146114621463146414651466146714681469147014711472147314741475147614771478147914801481148214831484148514861487148814891490149114921493149414951496149714981499150015011502150315041505150615071508150915101511151215131514151515161517151815191520152115221523152415251526152715281529153015311532153315341535153615371538153915401541154215431544154515461547154815491550155115521553155415551556155715581559156015611562156315641565156615671568156915701571157215731574157515761577157815791580158115821583158415851586158715881589159015911592159315941595159615971598159916001601160216031604160516061607160816091610161116121613161416151616161716181619162016211622162316241625162616271628162916301631163216331634163516361637163816391640164116421643164416451646164716481649165016511652165316541655165616571658165916601661166216631664166516661667166816691670167116721673167416751676167716781679168016811682168316841685168616871688168916901691169216931694169516961697169816991700170117021703170417051706170717081709171017111712171317141715171617171718171917201721172217231724172517261727172817291730173117321733173417351736173717381739174017411742174317441745174617471748174917501751175217531754175517561757175817591760176117621763176417651766176717681769177017711772177317741775177617771778177917801781178217831784178517861787178817891790179117921793179417951796179717981799180018011802180318041805180618071808180918101811181218131814181518161817181818191820182118221823182418251826182718281829183018311832183318341835183618371838183918401841184218431844184518461847184818491850185118521853185418551856185718581859186018611862186318641865186618671868186918701871187218731874187518761877187818791880188118821883188418851886188718881889189018911892189318941895189618971898189919001901190219031904190519061907190819091910191119121913191419151916191719181919192019211922192319241925192619271928192919301931193219331934193519361937193819391940194119421943194419451946194719481949195019511952195319541955195619571958195919601961196219631964196519661967196819691970197119721973197419751976197719781979198019811982198319841985198619871988198919901991199219931994199519961997199819992000200120022003200420052006200720082009201020112012201320142015201620172018201920202021202220232024202520262027202820292030203120322033203420352036203720382039204020412042204320442045204620472048204920502051205220532054205520562057205820592060206120622063206420652066206720682069207020712072207320742075207620772078207920802081208220832084208520862087208820892090209120922093209420952096209720982099210021012102210321042105210621072108210921102111211221132114211521162117211821192120212121222123212421252126212721282129213021312132213321342135213621372138213921402141214221432144214521462147214821492150215121522153215421552156215721582159216021612162216321642165216621672168216921702171217221732174217521762177217821792180218121822183218421852186218721882189219021912192219321942195219621972198219922002201220222032204220522062207220822092210221122122213221422152216221722182219222022212222222322242225222622272228222922302231223222332234223522362237223822392240224122422243224422452246224722482249225022512252225322542255225622572258225922602261226222632264226522662267226822692270227122722273227422752276227722782279228022812282228322842285228622872288228922902291229222932294229522962297229822992300230123022303230423052306230723082309231023112312231323142315231623172318231923202321232223232324232523262327232823292330233123322333233423352336233723382339234023412342234323442345234623472348234923502351235223532354235523562357235823592360236123622363236423652366236723682369237023712372237323742375237623772378237923802381238223832384238523862387238823892390239123922393239423952396239723982399240024012402240324042405240624072408240924102411241224132414241524162417241824192420242124222423242424252426242724282429243024312432243324342435243624372438243924402441244224432444244524462447244824492450245124522453245424552456245724582459246024612462246324642465246624672468246924702471247224732474247524762477247824792480248124822483248424852486248724882489249024912492249324942495249624972498249925002501250225032504250525062507250825092510251125122513251425152516251725182519252025212522252325242525252625272528
Fitter report for digital-clock
Mon Aug 24 16:37:29 2015
Quartus II Version 9.0 Build 132 02/25/2009 SJ Full Version
---------------------
; Table of Contents ;
---------------------
1. Legal Notice
2. Fitter Summary
3. Fitter Settings
4. Parallel Compilation
5. Incremental Compilation Preservation Summary
6. Incremental Compilation Partition Settings
7. Incremental Compilation Placement Preservation
8. Pin-Out File
9. Fitter Resource Usage Summary
10. Input Pins
11. Output Pins
12. Bidir Pins
13. I/O Bank Usage
14. All Package Pins
15. Clock Delay Control Summary
16. Output Pin Default Load For Reported TCO
17. Fitter Resource Utilization by Entity
18. Delay Chain Summary
19. Pad To Core Delay Chain Fanout
20. Control Signals
21. Global & Other Fast Signals
22. Non-Global High Fan-Out Signals
23. Interconnect Usage Summary
24. LAB Logic Elements
25. LAB-wide Signals
26. LAB Signals Sourced
27. LAB Signals Sourced Out
28. LAB Distinct Inputs
29. Fitter Device Options
30. Operating Settings and Conditions
31. Estimated Delay Added for Hold Timing
32. Advanced Data - General
33. Advanced Data - Placement Preparation
34. Advanced Data - Placement
35. Advanced Data - Routing
36. Fitter Messages
37. Fitter Suppressed Messages
----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2009 Altera Corporation
Your use of Altera Corporation's design tools, logic functions
and other software and tools, and its AMPP partner logic
functions, and any output files from any of the foregoing
(including device programming or simulation files), and any
associated documentation or information are expressly subject
to the terms and conditions of the Altera Program License
Subscription Agreement, Altera MegaCore Function License
Agreement, or other applicable license agreement, including,
without limitation, that your use is for the sole purpose of
programming logic devices manufactured by Altera and sold by
Altera or its authorized distributors. Please refer to the
applicable agreement for further details.
+-------------------------------------------------------------------------------+
; Fitter Summary ;
+------------------------------------+------------------------------------------+
; Fitter Status ; Successful - Mon Aug 24 16:37:28 2015 ;
; Quartus II Version ; 9.0 Build 132 02/25/2009 SJ Full Version ;
; Revision Name ; digital-clock ;
; Top-level Entity Name ; digitalclock ;
; Family ; Cyclone II ;
; Device ; EP2C35F672C6 ;
; Timing Models ; Final ;
; Total logic elements ; 2,619 / 33,216 ( 8 % ) ;
; Total combinational functions ; 2,558 / 33,216 ( 8 % ) ;
; Dedicated logic registers ; 545 / 33,216 ( 2 % ) ;
; Total registers ; 545 ;
; Total pins ; 118 / 475 ( 25 % ) ;
; Total virtual pins ; 0 ;
; Total memory bits ; 0 / 483,840 ( 0 % ) ;
; Embedded Multiplier 9-bit elements ; 0 / 70 ( 0 % ) ;
; Total PLLs ; 0 / 4 ( 0 % ) ;
+------------------------------------+------------------------------------------+
+--------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Settings ;
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
; Option ; Setting ; Default Value ;
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
; Device ; EP2C35F672C6 ; ;
; Minimum Core Junction Temperature ; 0 ; ;
; Maximum Core Junction Temperature ; 85 ; ;
; Fit Attempts to Skip ; 0 ; 0.0 ;
; Use smart compilation ; Off ; Off ;
; Use TimeQuest Timing Analyzer ; Off ; Off ;
; Router Timing Optimization Level ; Normal ; Normal ;
; Placement Effort Multiplier ; 1.0 ; 1.0 ;
; Router Effort Multiplier ; 1.0 ; 1.0 ;
; Always Enable Input Buffers ; Off ; Off ;
; Optimize Hold Timing ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
; Optimize Multi-Corner Timing ; Off ; Off ;
; PowerPlay Power Optimization ; Normal compilation ; Normal compilation ;
; Optimize Timing ; Normal compilation ; Normal compilation ;
; Optimize Timing for ECOs ; Off ; Off ;
; Regenerate full fit report during ECO compiles ; Off ; Off ;
; Optimize IOC Register Placement for Timing ; On ; On ;
; Limit to One Fitting Attempt ; Off ; Off ;
; Final Placement Optimizations ; Automatically ; Automatically ;
; Fitter Aggressive Routability Optimizations ; Automatically ; Automatically ;
; Fitter Initial Placement Seed ; 1 ; 1 ;
; PCI I/O ; Off ; Off ;
; Weak Pull-Up Resistor ; Off ; Off ;
; Enable Bus-Hold Circuitry ; Off ; Off ;
; Auto Global Memory Control Signals ; Off ; Off ;
; Auto Packed Registers ; Auto ; Auto ;
; Auto Delay Chains ; On ; On ;
; Auto Merge PLLs ; On ; On ;
; Ignore PLL Mode When Merging PLLs ; Off ; Off ;
; Perform Physical Synthesis for Combinational Logic for Fitting ; Off ; Off ;
; Perform Physical Synthesis for Combinational Logic for Performance ; Off ; Off ;
; Perform Register Duplication for Performance ; Off ; Off ;
; Perform Logic to Memory Mapping for Fitting ; Off ; Off ;
; Perform Register Retiming for Performance ; Off ; Off ;
; Perform Asynchronous Signal Pipelining ; Off ; Off ;
; Fitter Effort ; Auto Fit ; Auto Fit ;
; Physical Synthesis Effort Level ; Normal ; Normal ;
; Auto Global Clock ; On ; On ;
; Auto Global Register Control Signals ; On ; On ;
; Stop After Congestion Map Generation ; Off ; Off ;
; Save Intermediate Fitting Results ; Off ; Off ;
; Force Fitter to Avoid Periphery Placement Warnings ; Off ; Off ;
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
+------------------------------------------+
; Parallel Compilation ;
+----------------------------+-------------+
; Processors ; Number ;
+----------------------------+-------------+
; Number detected on machine ; 2 ;
; Maximum allowed ; 2 ;
; ; ;
; Average used ; 1.24 ;
; Maximum used ; 2 ;
; ; ;
; Usage by Processor ; % Time Used ;
; 1 processor ; 100.0% ;
; 2 processors ; 13.3% ;
+----------------------------+-------------+
+-----------------------------------------------+
; Incremental Compilation Preservation Summary ;
+-------------------------+---------------------+
; Type ; Value ;
+-------------------------+---------------------+
; Placement ; ;
; -- Requested ; 0 / 3221 ( 0.00 % ) ;
; -- Achieved ; 0 / 3221 ( 0.00 % ) ;
; ; ;
; Routing (by Connection) ; ;
; -- Requested ; 0 / 0 ( 0.00 % ) ;
; -- Achieved ; 0 / 0 ( 0.00 % ) ;
+-------------------------+---------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------+
; Incremental Compilation Partition Settings ;
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
; Partition Name ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents ;
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
; Top ; User-created ; Source File ; N/A ; Source File ; N/A ; ;
+----------------+----------------+-------------------+-------------------------+------------------------+------------------------------+----------+
+--------------------------------------------------------------------------------------------+
; Incremental Compilation Placement Preservation ;
+----------------+---------+-------------------+-------------------------+-------------------+
; Partition Name ; # Nodes ; # Preserved Nodes ; Preservation Level Used ; Netlist Type Used ;
+----------------+---------+-------------------+-------------------------+-------------------+
; Top ; 3221 ; 0 ; N/A ; Source File ;
+----------------+---------+-------------------+-------------------------+-------------------+
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in //psf/Home/Desktop/EDA-digital-clock2/digital-clock.pin.
+----------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+------------------------+
; Resource ; Usage ;
+---------------------------------------------+------------------------+
; Total logic elements ; 2,619 / 33,216 ( 8 % ) ;
; -- Combinational with no register ; 2074 ;
; -- Register only ; 61 ;
; -- Combinational with a register ; 484 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 725 ;
; -- 3 input functions ; 685 ;
; -- <=2 input functions ; 1148 ;
; -- Register only ; 61 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 1755 ;
; -- arithmetic mode ; 803 ;
; ; ;
; Total registers* ; 545 / 34,593 ( 2 % ) ;
; -- Dedicated logic registers ; 545 / 33,216 ( 2 % ) ;
; -- I/O registers ; 0 / 1,377 ( 0 % ) ;
; ; ;
; Total LABs: partially or completely used ; 222 / 2,076 ( 11 % ) ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 118 / 475 ( 25 % ) ;
; -- Clock pins ; 8 / 8 ( 100 % ) ;
; Global signals ; 8 ;
; M4Ks ; 0 / 105 ( 0 % ) ;
; Total block memory bits ; 0 / 483,840 ( 0 % ) ;
; Total block memory implementation bits ; 0 / 483,840 ( 0 % ) ;
; Embedded Multiplier 9-bit elements ; 0 / 70 ( 0 % ) ;
; PLLs ; 0 / 4 ( 0 % ) ;
; Global clocks ; 8 / 16 ( 50 % ) ;
; JTAGs ; 0 / 1 ( 0 % ) ;
; ASMI blocks ; 0 / 1 ( 0 % ) ;
; CRC blocks ; 0 / 1 ( 0 % ) ;
; Average interconnect usage (total/H/V) ; 2% / 2% / 2% ;
; Peak interconnect usage (total/H/V) ; 12% / 12% / 13% ;
; Maximum fan-out node ; CLOCK_50~clkctrl ;
; Maximum fan-out ; 168 ;
; Highest non-global fan-out signal ; flag_a[0] ;
; Highest non-global fan-out ; 71 ;
; Total fan-out ; 9018 ;
; Average fan-out ; 2.75 ;
+---------------------------------------------+------------------------+
* Register count does not include registers inside RAM blocks or DSP blocks.
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; CLOCK_50 ; N2 ; 2 ; 0 ; 18 ; 0 ; 4 ; 0 ; yes ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; KEY[0] ; G26 ; 5 ; 65 ; 27 ; 1 ; 12 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; KEY[1] ; N23 ; 5 ; 65 ; 20 ; 2 ; 12 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; KEY[2] ; P23 ; 6 ; 65 ; 18 ; 0 ; 11 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; KEY[3] ; W26 ; 6 ; 65 ; 10 ; 2 ; 6 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[0] ; N25 ; 5 ; 65 ; 19 ; 0 ; 3 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[10] ; N1 ; 2 ; 0 ; 18 ; 1 ; 10 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[11] ; P1 ; 1 ; 0 ; 18 ; 3 ; 10 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[12] ; P2 ; 1 ; 0 ; 18 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[13] ; T7 ; 1 ; 0 ; 11 ; 0 ; 3 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[14] ; U3 ; 1 ; 0 ; 12 ; 0 ; 3 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[15] ; U4 ; 1 ; 0 ; 12 ; 1 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[16] ; V1 ; 1 ; 0 ; 12 ; 2 ; 8 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[17] ; V2 ; 1 ; 0 ; 12 ; 3 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[1] ; N26 ; 5 ; 65 ; 19 ; 1 ; 3 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[2] ; P25 ; 6 ; 65 ; 19 ; 2 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[3] ; AE14 ; 7 ; 33 ; 0 ; 0 ; 6 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[4] ; AF14 ; 7 ; 33 ; 0 ; 1 ; 8 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[5] ; AD13 ; 8 ; 33 ; 0 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[6] ; AC13 ; 8 ; 33 ; 0 ; 3 ; 6 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[7] ; C13 ; 3 ; 31 ; 36 ; 2 ; 7 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[8] ; B13 ; 4 ; 31 ; 36 ; 0 ; 9 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[9] ; A13 ; 4 ; 31 ; 36 ; 1 ; 9 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; HEX0[0] ; AF10 ; 8 ; 24 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX0[1] ; AB12 ; 8 ; 24 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX0[2] ; AC12 ; 8 ; 24 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX0[3] ; AD11 ; 8 ; 27 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX0[4] ; AE11 ; 8 ; 27 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX0[5] ; V14 ; 8 ; 27 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX0[6] ; V13 ; 8 ; 27 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX1[0] ; V20 ; 6 ; 65 ; 3 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX1[1] ; V21 ; 6 ; 65 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX1[2] ; W21 ; 6 ; 65 ; 4 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX1[3] ; Y22 ; 6 ; 65 ; 4 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX1[4] ; AA24 ; 6 ; 65 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX1[5] ; AA23 ; 6 ; 65 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX1[6] ; AB24 ; 6 ; 65 ; 5 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX2[0] ; AB23 ; 6 ; 65 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX2[1] ; V22 ; 6 ; 65 ; 6 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX2[2] ; AC25 ; 6 ; 65 ; 6 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX2[3] ; AC26 ; 6 ; 65 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX2[4] ; AB26 ; 6 ; 65 ; 7 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX2[5] ; AB25 ; 6 ; 65 ; 7 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX2[6] ; Y24 ; 6 ; 65 ; 7 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX3[0] ; Y23 ; 6 ; 65 ; 7 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX3[1] ; AA25 ; 6 ; 65 ; 8 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX3[2] ; AA26 ; 6 ; 65 ; 8 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX3[3] ; Y26 ; 6 ; 65 ; 8 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX3[4] ; Y25 ; 6 ; 65 ; 8 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX3[5] ; U22 ; 6 ; 65 ; 9 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX3[6] ; W24 ; 6 ; 65 ; 9 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX4[0] ; U9 ; 1 ; 0 ; 13 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX4[1] ; U1 ; 1 ; 0 ; 13 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX4[2] ; U2 ; 1 ; 0 ; 13 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX4[3] ; T4 ; 1 ; 0 ; 14 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX4[4] ; R7 ; 1 ; 0 ; 14 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX4[5] ; R6 ; 1 ; 0 ; 14 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX4[6] ; T3 ; 1 ; 0 ; 15 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX5[0] ; T2 ; 1 ; 0 ; 15 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX5[1] ; P6 ; 1 ; 0 ; 15 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX5[2] ; P7 ; 1 ; 0 ; 15 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX5[3] ; T9 ; 1 ; 0 ; 16 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX5[4] ; R5 ; 1 ; 0 ; 16 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX5[5] ; R4 ; 1 ; 0 ; 16 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX5[6] ; R3 ; 1 ; 0 ; 17 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX6[0] ; R2 ; 1 ; 0 ; 17 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX6[1] ; P4 ; 1 ; 0 ; 17 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX6[2] ; P3 ; 1 ; 0 ; 17 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX6[3] ; M2 ; 2 ; 0 ; 23 ; 4 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX6[4] ; M3 ; 2 ; 0 ; 23 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX6[5] ; M5 ; 2 ; 0 ; 23 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX6[6] ; M4 ; 2 ; 0 ; 23 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX7[0] ; L3 ; 2 ; 0 ; 24 ; 4 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX7[1] ; L2 ; 2 ; 0 ; 24 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX7[2] ; L9 ; 2 ; 0 ; 24 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX7[3] ; L6 ; 2 ; 0 ; 24 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX7[4] ; L7 ; 2 ; 0 ; 24 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX7[5] ; P9 ; 2 ; 0 ; 25 ; 4 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; HEX7[6] ; N9 ; 2 ; 0 ; 25 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_BLON ; K2 ; 2 ; 0 ; 25 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_EN ; K3 ; 2 ; 0 ; 26 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_ON ; L4 ; 2 ; 0 ; 25 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_RS ; K1 ; 2 ; 0 ; 25 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_RW ; K4 ; 2 ; 0 ; 26 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDG[0] ; AE22 ; 7 ; 59 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDG[1] ; AF22 ; 7 ; 59 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDG[2] ; W19 ; 7 ; 59 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDG[3] ; V18 ; 7 ; 59 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDG[4] ; U18 ; 7 ; 57 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDG[5] ; U17 ; 7 ; 57 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDG[6] ; AA20 ; 7 ; 57 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDG[7] ; Y18 ; 7 ; 57 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[0] ; AE23 ; 7 ; 63 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[10] ; AA13 ; 7 ; 35 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[11] ; AC14 ; 7 ; 35 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[12] ; AD15 ; 7 ; 35 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[13] ; AE15 ; 7 ; 35 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[14] ; AF13 ; 8 ; 31 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[15] ; AE13 ; 8 ; 31 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[16] ; AE12 ; 8 ; 31 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[17] ; AD12 ; 8 ; 31 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[1] ; AF23 ; 7 ; 63 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[2] ; AB21 ; 7 ; 63 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[3] ; AC22 ; 7 ; 63 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[4] ; AD22 ; 7 ; 61 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[5] ; AD23 ; 7 ; 61 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[6] ; AD21 ; 7 ; 61 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[7] ; AC21 ; 7 ; 61 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[8] ; AA14 ; 7 ; 37 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LEDR[9] ; Y13 ; 7 ; 37 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; LCD_DATA[0] ; J1 ; 2 ; 0 ; 26 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_DATA[1] ; J2 ; 2 ; 0 ; 26 ; 0 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_DATA[2] ; H1 ; 2 ; 0 ; 27 ; 4 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_DATA[3] ; H2 ; 2 ; 0 ; 27 ; 3 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_DATA[4] ; J4 ; 2 ; 0 ; 27 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_DATA[5] ; J3 ; 2 ; 0 ; 27 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_DATA[6] ; H4 ; 2 ; 0 ; 27 ; 0 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
; LCD_DATA[7] ; H3 ; 2 ; 0 ; 28 ; 4 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 24 / 64 ( 38 % ) ; 3.3V ; -- ;
; 2 ; 28 / 59 ( 47 % ) ; 3.3V ; -- ;
; 3 ; 1 / 56 ( 2 % ) ; 3.3V ; -- ;
; 4 ; 2 / 58 ( 3 % ) ; 3.3V ; -- ;
; 5 ; 4 / 65 ( 6 % ) ; 3.3V ; -- ;
; 6 ; 25 / 59 ( 42 % ) ; 3.3V ; -- ;
; 7 ; 24 / 58 ( 41 % ) ; 3.3V ; -- ;
; 8 ; 13 / 56 ( 23 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; A2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A3 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; A4 ; 484 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A5 ; 482 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A6 ; 479 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A7 ; 465 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A8 ; 457 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A9 ; 451 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A10 ; 447 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A11 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; A12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A13 ; 430 ; 4 ; SW[9] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A14 ; 427 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A16 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; A17 ; 412 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A18 ; 406 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A19 ; 394 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A20 ; 390 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A21 ; 382 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A22 ; 379 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A23 ; 378 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A24 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; A25 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AA1 ; 107 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA2 ; 106 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA3 ; 117 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA4 ; 116 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA5 ; 120 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA6 ; 130 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA7 ; 129 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA8 ; ; ; VCCA_PLL1 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; AA9 ; 152 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA10 ; 153 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA11 ; 155 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA12 ; 179 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA13 ; 192 ; 7 ; LEDR[10] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AA14 ; 194 ; 7 ; LEDR[8] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AA15 ; 197 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA16 ; 209 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA17 ; 219 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA18 ; 220 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA19 ; ; ; VCCA_PLL4 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; AA20 ; 230 ; 7 ; LEDG[6] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AA21 ; ; ; GND_PLL4 ; gnd ; ; ; -- ; ; -- ; -- ;
; AA22 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AA23 ; 256 ; 6 ; HEX1[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AA24 ; 255 ; 6 ; HEX1[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AA25 ; 266 ; 6 ; HEX3[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AA26 ; 267 ; 6 ; HEX3[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AB1 ; 115 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB2 ; 114 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB3 ; 126 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB4 ; 127 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB5 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB6 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB7 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AB8 ; 147 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB9 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB10 ; 154 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AB12 ; 171 ; 8 ; HEX0[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AB13 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB14 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB15 ; 198 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AB17 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB18 ; 215 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AB20 ; 225 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB21 ; 242 ; 7 ; LEDR[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AB22 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB23 ; 258 ; 6 ; HEX2[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AB24 ; 257 ; 6 ; HEX1[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AB25 ; 263 ; 6 ; HEX2[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AB26 ; 262 ; 6 ; HEX2[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AC1 ; 119 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AC2 ; 118 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AC3 ; 128 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AC4 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AC5 ; 133 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC6 ; 134 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC7 ; 143 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC8 ; 148 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC9 ; 163 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC10 ; 164 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC11 ; 168 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC12 ; 172 ; 8 ; HEX0[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC13 ; 185 ; 8 ; SW[6] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC14 ; 191 ; 7 ; LEDR[11] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC15 ; 199 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC16 ; 202 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC17 ; 207 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC18 ; 216 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC19 ; 222 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC20 ; 226 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC21 ; 237 ; 7 ; LEDR[7] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC22 ; 241 ; 7 ; LEDR[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC23 ; 245 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AC24 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
; AC25 ; 260 ; 6 ; HEX2[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AC26 ; 261 ; 6 ; HEX2[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AD1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AD2 ; 122 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AD3 ; 123 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AD4 ; 135 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD5 ; 136 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD6 ; 139 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD7 ; 140 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD8 ; 149 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AD10 ; 167 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD11 ; 173 ; 8 ; HEX0[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD12 ; 181 ; 8 ; LEDR[17] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD13 ; 186 ; 8 ; SW[5] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AD15 ; 190 ; 7 ; LEDR[12] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD16 ; 201 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD17 ; 208 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AD19 ; 221 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD20 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AD21 ; 238 ; 7 ; LEDR[6] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD22 ; 240 ; 7 ; LEDR[4] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD23 ; 239 ; 7 ; LEDR[5] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD24 ; 249 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AD25 ; 248 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AD26 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AE1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AE2 ; 124 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AE3 ; 125 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AE4 ; 131 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE5 ; 137 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE6 ; 150 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE7 ; 157 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE8 ; 159 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE9 ; 165 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE10 ; 169 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE11 ; 174 ; 8 ; HEX0[4] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE12 ; 182 ; 8 ; LEDR[16] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE13 ; 183 ; 8 ; LEDR[15] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE14 ; 188 ; 7 ; SW[3] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE15 ; 189 ; 7 ; LEDR[13] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE16 ; 200 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE17 ; 206 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE18 ; 212 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE19 ; 214 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE20 ; 224 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE21 ; 228 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE22 ; 236 ; 7 ; LEDG[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE23 ; 244 ; 7 ; LEDR[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE24 ; 247 ; 6 ; ~LVDS150p/nCEO~ ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
; AE25 ; 246 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AE26 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AF2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AF3 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AF4 ; 132 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF5 ; 138 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF6 ; 151 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF7 ; 158 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF8 ; 160 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF9 ; 166 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF10 ; 170 ; 8 ; HEX0[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF11 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AF12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AF13 ; 184 ; 8 ; LEDR[14] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF14 ; 187 ; 7 ; SW[4] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AF16 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AF17 ; 205 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF18 ; 211 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF19 ; 213 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF20 ; 223 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF21 ; 227 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF22 ; 235 ; 7 ; LEDG[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF23 ; 243 ; 7 ; LEDR[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF24 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AF25 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; B1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; B2 ; 2 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; B3 ; 3 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; B4 ; 483 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B5 ; 481 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B6 ; 480 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B7 ; 466 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B8 ; 458 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B9 ; 452 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B10 ; 448 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B11 ; 435 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B12 ; 433 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B13 ; 429 ; 4 ; SW[8] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; B14 ; 428 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B15 ; 420 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B16 ; 419 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B17 ; 411 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B18 ; 405 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B19 ; 393 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B20 ; 389 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B21 ; 381 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B22 ; 380 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B23 ; 377 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B24 ; 363 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; B25 ; 362 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; B26 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; C1 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; C2 ; 6 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; C3 ; 7 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; C4 ; 478 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C5 ; 486 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C6 ; 485 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C7 ; 468 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C8 ; 463 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C9 ; 459 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C10 ; 450 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C11 ; 436 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C12 ; 434 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C13 ; 431 ; 3 ; SW[7] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; C14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; C15 ; 421 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C16 ; 418 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C17 ; 404 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; C19 ; 391 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C20 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; C21 ; 375 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C22 ; 374 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C23 ; 373 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; C24 ; 360 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; C25 ; 361 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; C26 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; D1 ; 13 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D2 ; 12 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D3 ; 1 ; 2 ; ~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
; D4 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; D5 ; 477 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D6 ; 467 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D7 ; 469 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D8 ; 464 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D9 ; 460 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D10 ; 449 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D11 ; 445 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D12 ; 443 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D13 ; 432 ; 3 ; GND+ ; ; ; ; Column I/O ; ; -- ; -- ;
; D14 ; 426 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D15 ; 417 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D16 ; 415 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D17 ; 403 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D18 ; 396 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D19 ; 392 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D20 ; 387 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D21 ; 376 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; D22 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; D23 ; 369 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D24 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; D25 ; 358 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; D26 ; 359 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E1 ; 20 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E2 ; 19 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E3 ; 0 ; 2 ; ~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; On ;
; E4 ; ; ; GND_PLL3 ; gnd ; ; ; -- ; ; -- ; -- ;
; E5 ; 4 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E6 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; E7 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; E8 ; 474 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; E9 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; E10 ; 453 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; E11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; E12 ; 444 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; E13 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; E14 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; E15 ; 416 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; E16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; E17 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; E18 ; 395 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; E19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; E20 ; 388 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; E21 ; ; ; GND_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
; E22 ; 370 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E23 ; 365 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E24 ; 364 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E25 ; 355 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; E26 ; 356 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F1 ; 29 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F2 ; 28 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F3 ; 10 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F4 ; 11 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F5 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; F6 ; 5 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F7 ; 14 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F8 ; ; ; GNDA_PLL3 ; gnd ; ; ; -- ; ; -- ; -- ;
; F9 ; 470 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F10 ; 462 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F11 ; 454 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F12 ; 440 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F13 ; 423 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F14 ; 425 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F15 ; 409 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F16 ; 408 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F17 ; 401 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F18 ; 398 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; F19 ; ; ; GNDA_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
; F20 ; 372 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F21 ; 371 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F22 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; F23 ; 353 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F24 ; 354 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F25 ; 350 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; F26 ; 349 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G1 ; 30 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G2 ; 31 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G3 ; 24 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G4 ; 23 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G5 ; 8 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G6 ; 9 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G7 ; ; ; GND_PLL3 ; gnd ; ; ; -- ; ; -- ; -- ;
; G8 ; ; ; VCCA_PLL3 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; G9 ; 471 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G10 ; 461 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G11 ; 446 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G12 ; 439 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G13 ; 422 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G14 ; 424 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G15 ; 410 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G16 ; 407 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G17 ; 402 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G18 ; 397 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; G19 ; ; ; VCCA_PLL2 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; G20 ; ; ; GND_PLL2 ; gnd ; ; ; -- ; ; -- ; -- ;
; G21 ; 368 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G22 ; 367 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G23 ; 346 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G24 ; 345 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G25 ; 343 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; G26 ; 342 ; 5 ; KEY[0] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; H1 ; 37 ; 2 ; LCD_DATA[2] ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; H2 ; 36 ; 2 ; LCD_DATA[3] ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; H3 ; 32 ; 2 ; LCD_DATA[7] ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; H4 ; 33 ; 2 ; LCD_DATA[6] ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; H5 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; H6 ; 18 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H7 ; ; ; VCCD_PLL3 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; H8 ; 473 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H9 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; H10 ; 472 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H11 ; 456 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H12 ; 455 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; H14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; H15 ; 414 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H16 ; 413 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H17 ; 400 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; H18 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; H19 ; 335 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H20 ; ; ; VCCD_PLL2 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; H21 ; 366 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H22 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; H23 ; 341 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H24 ; 340 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H25 ; 337 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; H26 ; 336 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J1 ; 39 ; 2 ; LCD_DATA[0] ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; J2 ; 38 ; 2 ; LCD_DATA[1] ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; J3 ; 34 ; 2 ; LCD_DATA[5] ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; J4 ; 35 ; 2 ; LCD_DATA[4] ; bidir ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; J5 ; 15 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J6 ; 25 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J7 ; 17 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J8 ; 16 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J9 ; 475 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J10 ; 438 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J11 ; 437 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J12 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; J13 ; 442 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J14 ; 441 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J15 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; J16 ; 385 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J17 ; 399 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J18 ; 383 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; J19 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; J20 ; 351 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J21 ; 352 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J22 ; 357 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J23 ; 339 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J24 ; 338 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J25 ; 327 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; J26 ; 326 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K1 ; 42 ; 2 ; LCD_RS ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; K2 ; 43 ; 2 ; LCD_BLON ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; K3 ; 41 ; 2 ; LCD_EN ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; K4 ; 40 ; 2 ; LCD_RW ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; K5 ; 22 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K6 ; 21 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K7 ; 27 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K8 ; 26 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K9 ; 476 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; K11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; K12 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; K13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; K14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; K15 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; K16 ; 386 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K17 ; 384 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; K18 ; 334 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K19 ; 333 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K20 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; K21 ; 332 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K22 ; 344 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K23 ; 331 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K24 ; 330 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K25 ; 321 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; K26 ; 320 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; L1 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; L2 ; 50 ; 2 ; HEX7[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; L3 ; 51 ; 2 ; HEX7[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; L4 ; 44 ; 2 ; LCD_ON ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; L5 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; L6 ; 48 ; 2 ; HEX7[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; L7 ; 47 ; 2 ; HEX7[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; L8 ; 59 ; 2 ; #TMS ; input ; ; ; -- ; ; -- ; -- ;
; L9 ; 49 ; 2 ; HEX7[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; L10 ; 52 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; L11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; L12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; L13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; L14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; L15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; L16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; L17 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; L18 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; L19 ; 322 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; L20 ; 328 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; L21 ; 329 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; L22 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; L23 ; 325 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; L24 ; 324 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; L25 ; 323 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; L26 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; M1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; M2 ; 56 ; 2 ; HEX6[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; M3 ; 55 ; 2 ; HEX6[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; M4 ; 53 ; 2 ; HEX6[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; M5 ; 54 ; 2 ; HEX6[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; M6 ; 58 ; 2 ; #TCK ; input ; ; ; -- ; ; -- ; -- ;
; M7 ; 60 ; 2 ; #TDO ; output ; ; ; -- ; ; -- ; -- ;
; M8 ; 57 ; 2 ; #TDI ; input ; ; ; -- ; ; -- ; -- ;
; M9 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; M10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; M11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; M12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; M13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; M14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; M15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; M16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; M17 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; M18 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; M19 ; 317 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; M20 ; 316 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; M21 ; 314 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; M22 ; 319 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; M23 ; 318 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; M24 ; 313 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; M25 ; 312 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; M26 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N1 ; 65 ; 2 ; SW[10] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; N2 ; 64 ; 2 ; CLOCK_50 ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; N3 ; 62 ; 2 ; ^DATA0 ; input ; ; ; -- ; ; -- ; -- ;
; N4 ; 63 ; 2 ; ^nCE ; ; ; ; -- ; ; -- ; -- ;
; N5 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; N6 ; 61 ; 2 ; ^DCLK ; ; ; ; -- ; ; -- ; -- ;
; N7 ; 66 ; 2 ; ^nCONFIG ; ; ; ; -- ; ; -- ; -- ;
; N8 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N9 ; 45 ; 2 ; HEX7[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; N10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; N11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N17 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; N18 ; 348 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; N19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; N20 ; 315 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; N21 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
; N22 ; ; 5 ; VCCIO5 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; N23 ; 311 ; 5 ; KEY[1] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; N24 ; 310 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; N25 ; 309 ; 5 ; SW[0] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; N26 ; 308 ; 5 ; SW[1] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P1 ; 68 ; 1 ; SW[11] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P2 ; 67 ; 1 ; SW[12] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P3 ; 69 ; 1 ; HEX6[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P4 ; 70 ; 1 ; HEX6[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P5 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; P6 ; 78 ; 1 ; HEX5[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P7 ; 77 ; 1 ; HEX5[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P8 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; P9 ; 46 ; 2 ; HEX7[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; P11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; P12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; P13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; P14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; P15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; P16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; P17 ; 293 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; P18 ; 347 ; 5 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; P19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; P20 ; 301 ; 6 ; ^MSEL0 ; ; ; ; -- ; ; -- ; -- ;
; P21 ; 300 ; 6 ; ^MSEL1 ; ; ; ; -- ; ; -- ; -- ;
; P22 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; P23 ; 305 ; 6 ; KEY[2] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P24 ; 304 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; P25 ; 307 ; 6 ; SW[2] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; P26 ; 306 ; 6 ; GND+ ; ; ; ; Row I/O ; ; -- ; -- ;
; R1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; R2 ; 71 ; 1 ; HEX6[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; R3 ; 72 ; 1 ; HEX5[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; R4 ; 73 ; 1 ; HEX5[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; R5 ; 74 ; 1 ; HEX5[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; R6 ; 81 ; 1 ; HEX4[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; R7 ; 82 ; 1 ; HEX4[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; R8 ; 110 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; R9 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; R10 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; R11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; R12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; R13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; R14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; R15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; R16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; R17 ; 294 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; R18 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; R19 ; 282 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; R20 ; 297 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; R21 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; R22 ; 298 ; 6 ; ^nSTATUS ; ; ; ; -- ; ; -- ; -- ;
; R23 ; 299 ; 6 ; ^CONF_DONE ; ; ; ; -- ; ; -- ; -- ;
; R24 ; 302 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; R25 ; 303 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; R26 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; T1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; T2 ; 79 ; 1 ; HEX5[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; T3 ; 80 ; 1 ; HEX4[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; T4 ; 83 ; 1 ; HEX4[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; T5 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; T6 ; 93 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T7 ; 92 ; 1 ; SW[13] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; T8 ; 111 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T9 ; 76 ; 1 ; HEX5[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; T10 ; 75 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; T12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; T13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; T14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; T15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; T16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; T17 ; 289 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T18 ; 290 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T19 ; 281 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T20 ; 287 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T21 ; 288 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T22 ; 296 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T23 ; 295 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T24 ; 292 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T25 ; 291 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; T26 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; U1 ; 85 ; 1 ; HEX4[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; U2 ; 84 ; 1 ; HEX4[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; U3 ; 88 ; 1 ; SW[14] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; U4 ; 89 ; 1 ; SW[15] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; U5 ; 100 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U6 ; 98 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U7 ; 99 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U8 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; U9 ; 86 ; 1 ; HEX4[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; U10 ; 87 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U11 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; U12 ; 178 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; U13 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; U14 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; U15 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; U16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; U17 ; 231 ; 7 ; LEDG[5] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; U18 ; 232 ; 7 ; LEDG[4] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; U19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; U20 ; 280 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U21 ; 279 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U22 ; 270 ; 6 ; HEX3[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; U23 ; 284 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U24 ; 283 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U25 ; 285 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; U26 ; 286 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V1 ; 90 ; 1 ; SW[16] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; V2 ; 91 ; 1 ; SW[17] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; V3 ; 95 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V4 ; 94 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V5 ; 104 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V6 ; 105 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V7 ; 112 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V8 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; V9 ; 142 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; V10 ; 141 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; V11 ; 177 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; V12 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; V13 ; 176 ; 8 ; HEX0[6] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; V14 ; 175 ; 8 ; HEX0[5] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; V15 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; V16 ; ; ; VCCINT ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; V17 ; 218 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; V18 ; 233 ; 7 ; LEDG[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; V19 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; V20 ; 251 ; 6 ; HEX1[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; V21 ; 252 ; 6 ; HEX1[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; V22 ; 259 ; 6 ; HEX2[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; V23 ; 275 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V24 ; 276 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V25 ; 277 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; V26 ; 278 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; W1 ; 97 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; W2 ; 96 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; W3 ; 102 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; W4 ; 101 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; W5 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; W6 ; 113 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; W7 ; ; ; GND_PLL1 ; gnd ; ; ; -- ; ; -- ; -- ;
; W8 ; 144 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; W9 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; W10 ; 145 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; W11 ; 161 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; W12 ; 162 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; W13 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; W14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; W15 ; 203 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; W16 ; 204 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; W17 ; 217 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; W18 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; W19 ; 234 ; 7 ; LEDG[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; W20 ; ; ; GND_PLL4 ; gnd ; ; ; -- ; ; -- ; -- ;
; W21 ; 253 ; 6 ; HEX1[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; W22 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; W23 ; 272 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; W24 ; 271 ; 6 ; HEX3[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; W25 ; 273 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; W26 ; 274 ; 6 ; KEY[3] ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; Y1 ; 103 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; Y2 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
; Y3 ; 108 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; Y4 ; 109 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; Y5 ; 121 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; Y6 ; ; ; GND_PLL1 ; gnd ; ; ; -- ; ; -- ; -- ;
; Y7 ; ; ; VCCD_PLL1 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; Y8 ; ; ; GNDA_PLL1 ; gnd ; ; ; -- ; ; -- ; -- ;
; Y9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; Y10 ; 146 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; Y11 ; 156 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; Y12 ; 180 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; Y13 ; 193 ; 7 ; LEDR[9] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; Y14 ; 195 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; Y15 ; 196 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; Y16 ; 210 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; Y17 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; Y18 ; 229 ; 7 ; LEDG[7] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; Y19 ; ; ; GNDA_PLL4 ; gnd ; ; ; -- ; ; -- ; -- ;
; Y20 ; ; ; VCCD_PLL4 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; Y21 ; 250 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; Y22 ; 254 ; 6 ; HEX1[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; Y23 ; 265 ; 6 ; HEX3[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; Y24 ; 264 ; 6 ; HEX2[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; Y25 ; 269 ; 6 ; HEX3[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; Y26 ; 268 ; 6 ; HEX3[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
+-----------------------------------------------------------------------------------------------+
; Clock Delay Control Summary ;
+-----------------------+------------+-----------------+------------------+---------------------+
; Name ; Source I/O ; Location ; Delay Chain Mode ; Delay Chain Setting ;
+-----------------------+------------+-----------------+------------------+---------------------+
; KEY[2]~clk_delay_ctrl ; KEY[2] ; CLKDELAYCTRL_G5 ; none ; N/A ;
; KEY[1]~clk_delay_ctrl ; KEY[1] ; CLKDELAYCTRL_G4 ; none ; N/A ;
+-----------------------+------------+-----------------+------------------+---------------------+
+-------------------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+----------------------------------+-------+------------------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+----------------------------------+-------+------------------------------------+
; 3.3-V LVTTL ; 0 pF ; Not Available ;
; 3.3-V LVCMOS ; 0 pF ; Not Available ;
; 2.5 V ; 0 pF ; Not Available ;
; 1.8 V ; 0 pF ; Not Available ;
; 1.5 V ; 0 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
; 3.3-V PCI-X ; 10 pF ; 25 Ohm (Parallel) ;
; SSTL-2 Class I ; 0 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II ; 0 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-18 Class I ; 0 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-18 Class II ; 0 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; 1.5-V HSTL Class I ; 0 pF ; 50 Ohm (Parallel) ;
; 1.5-V HSTL Class II ; 0 pF ; 25 Ohm (Parallel) ;
; 1.8-V HSTL Class I ; 0 pF ; 50 Ohm (Parallel) ;
; 1.8-V HSTL Class II ; 0 pF ; 25 Ohm (Parallel) ;
; Differential SSTL-2 ; 0 pF ; (See SSTL-2) ;
; Differential 2.5-V SSTL Class II ; 0 pF ; (See SSTL-2 Class II) ;
; Differential 1.8-V SSTL Class I ; 0 pF ; (See 1.8-V SSTL Class I) ;
; Differential 1.8-V SSTL Class II ; 0 pF ; (See 1.8-V SSTL Class II) ;
; Differential 1.5-V HSTL Class I ; 0 pF ; (See 1.5-V HSTL Class I) ;
; Differential 1.5-V HSTL Class II ; 0 pF ; (See 1.5-V HSTL Class II) ;
; Differential 1.8-V HSTL Class I ; 0 pF ; (See 1.8-V HSTL Class I) ;
; Differential 1.8-V HSTL Class II ; 0 pF ; (See 1.8-V HSTL Class II) ;
; LVDS ; 0 pF ; 100 Ohm (Differential) ;
; mini-LVDS ; 0 pF ; 100 Ohm (Differential) ;
; RSDS ; 0 pF ; 100 Ohm (Differential) ;
; Simple RSDS ; 0 pF ; Not Available ;
; Differential LVPECL ; 0 pF ; 100 Ohm (Differential) ;
+----------------------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name ; Library Name ;
+----------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------------------------------------------------------------------------+--------------+
; |digitalclock ; 2619 (706) ; 545 (295) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 118 ; 0 ; 2074 (411) ; 61 (61) ; 484 (234) ; |digitalclock ; work ;
; |BCDto7:a0| ; 14 (14) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 14 (14) ; 0 (0) ; 0 (0) ; |digitalclock|BCDto7:a0 ; work ;
; |BCDto7:a2| ; 7 (7) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; |digitalclock|BCDto7:a2 ; work ;
; |BCDto7:a3| ; 14 (14) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 14 (14) ; 0 (0) ; 0 (0) ; |digitalclock|BCDto7:a3 ; work ;
; |BCDto7:a4| ; 7 (7) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; |digitalclock|BCDto7:a4 ; work ;
; |BCDto7:a5| ; 14 (14) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 14 (14) ; 0 (0) ; 0 (0) ; |digitalclock|BCDto7:a5 ; work ;
; |BCDto7:a6| ; 7 (7) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; |digitalclock|BCDto7:a6 ; work ;
; |BCDto7:a7| ; 14 (14) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 14 (14) ; 0 (0) ; 0 (0) ; |digitalclock|BCDto7:a7 ; work ;
; |LCD:lcd1| ; 202 (0) ; 72 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 130 (0) ; 0 (0) ; 72 (0) ; |digitalclock|LCD:lcd1 ; work ;
; |LCD_TEST:u5| ; 174 (155) ; 51 (38) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 123 (117) ; 0 (0) ; 51 (38) ; |digitalclock|LCD:lcd1|LCD_TEST:u5 ; work ;
; |LCD_Controller:u0| ; 19 (19) ; 13 (13) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 6 (6) ; 0 (0) ; 13 (13) ; |digitalclock|LCD:lcd1|LCD_TEST:u5|LCD_Controller:u0 ; work ;
; |Reset_Delay:r0| ; 28 (28) ; 21 (21) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 21 (21) ; |digitalclock|LCD:lcd1|Reset_Delay:r0 ; work ;
; |LED:l| ; 167 (167) ; 112 (112) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 55 (55) ; 0 (0) ; 112 (112) ; |digitalclock|LED:l ; work ;
; |div_clock_1hz:dc1| ; 56 (56) ; 33 (33) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 23 (23) ; 0 (0) ; 33 (33) ; |digitalclock|div_clock_1hz:dc1 ; work ;
; |lpm_divide:Div0| ; 60 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 60 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div0 ; work ;
; |lpm_divide_1dm:auto_generated| ; 60 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 60 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div0|lpm_divide_1dm:auto_generated ; work ;
; |sign_div_unsign_bkh:divider| ; 60 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 60 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div0|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider ; work ;
; |alt_u_div_ove:divider| ; 60 (60) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 60 (60) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div0|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider ; work ;
; |lpm_divide:Div1| ; 56 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 56 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div1 ; work ;
; |lpm_divide_1dm:auto_generated| ; 56 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 56 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div1|lpm_divide_1dm:auto_generated ; work ;
; |sign_div_unsign_bkh:divider| ; 56 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 56 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div1|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider ; work ;
; |alt_u_div_ove:divider| ; 56 (56) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 56 (56) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div1|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider ; work ;
; |lpm_divide:Div2| ; 56 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 56 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div2 ; work ;
; |lpm_divide_1dm:auto_generated| ; 56 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 56 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div2|lpm_divide_1dm:auto_generated ; work ;
; |sign_div_unsign_bkh:divider| ; 56 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 56 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div2|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider ; work ;
; |alt_u_div_ove:divider| ; 56 (56) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 56 (56) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div2|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider ; work ;
; |lpm_divide:Div3| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div3 ; work ;
; |lpm_divide_aem:auto_generated| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div3|lpm_divide_aem:auto_generated ; work ;
; |sign_div_unsign_klh:divider| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div3|lpm_divide_aem:auto_generated|sign_div_unsign_klh:divider ; work ;
; |alt_u_div_a2f:divider| ; 82 (82) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (82) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div3|lpm_divide_aem:auto_generated|sign_div_unsign_klh:divider|alt_u_div_a2f:divider ; work ;
; |lpm_divide:Div4| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div4 ; work ;
; |lpm_divide_aem:auto_generated| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div4|lpm_divide_aem:auto_generated ; work ;
; |sign_div_unsign_klh:divider| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div4|lpm_divide_aem:auto_generated|sign_div_unsign_klh:divider ; work ;
; |alt_u_div_a2f:divider| ; 82 (82) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (82) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div4|lpm_divide_aem:auto_generated|sign_div_unsign_klh:divider|alt_u_div_a2f:divider ; work ;
; |lpm_divide:Div5| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div5 ; work ;
; |lpm_divide_aem:auto_generated| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div5|lpm_divide_aem:auto_generated ; work ;
; |sign_div_unsign_klh:divider| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div5|lpm_divide_aem:auto_generated|sign_div_unsign_klh:divider ; work ;
; |alt_u_div_a2f:divider| ; 82 (82) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (82) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div5|lpm_divide_aem:auto_generated|sign_div_unsign_klh:divider|alt_u_div_a2f:divider ; work ;
; |lpm_divide:Div6| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div6 ; work ;
; |lpm_divide_aem:auto_generated| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div6|lpm_divide_aem:auto_generated ; work ;
; |sign_div_unsign_klh:divider| ; 82 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div6|lpm_divide_aem:auto_generated|sign_div_unsign_klh:divider ; work ;
; |alt_u_div_a2f:divider| ; 82 (82) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 82 (82) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Div6|lpm_divide_aem:auto_generated|sign_div_unsign_klh:divider|alt_u_div_a2f:divider ; work ;
; |lpm_divide:Mod0| ; 65 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 65 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod0 ; work ;
; |lpm_divide_45m:auto_generated| ; 65 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 65 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod0|lpm_divide_45m:auto_generated ; work ;
; |sign_div_unsign_bkh:divider| ; 65 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 65 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod0|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider ; work ;
; |alt_u_div_ove:divider| ; 65 (65) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 65 (65) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod0|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider ; work ;
; |lpm_divide:Mod10| ; 174 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 174 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod10 ; work ;
; |lpm_divide_n6m:auto_generated| ; 174 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 174 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod10|lpm_divide_n6m:auto_generated ; work ;
; |sign_div_unsign_ulh:divider| ; 174 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 174 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod10|lpm_divide_n6m:auto_generated|sign_div_unsign_ulh:divider ; work ;
; |alt_u_div_u2f:divider| ; 174 (174) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 174 (174) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod10|lpm_divide_n6m:auto_generated|sign_div_unsign_ulh:divider|alt_u_div_u2f:divider ; work ;
; |lpm_divide:Mod11| ; 161 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 161 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod11 ; work ;
; |lpm_divide_l6m:auto_generated| ; 161 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 161 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod11|lpm_divide_l6m:auto_generated ; work ;
; |sign_div_unsign_slh:divider| ; 161 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 161 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod11|lpm_divide_l6m:auto_generated|sign_div_unsign_slh:divider ; work ;
; |alt_u_div_q2f:divider| ; 161 (161) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 161 (161) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod11|lpm_divide_l6m:auto_generated|sign_div_unsign_slh:divider|alt_u_div_q2f:divider ; work ;
; |lpm_divide:Mod1| ; 59 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 59 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod1 ; work ;
; |lpm_divide_45m:auto_generated| ; 59 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 59 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod1|lpm_divide_45m:auto_generated ; work ;
; |sign_div_unsign_bkh:divider| ; 59 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 59 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod1|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider ; work ;
; |alt_u_div_ove:divider| ; 59 (59) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 59 (59) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod1|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider ; work ;
; |lpm_divide:Mod2| ; 59 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 59 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod2 ; work ;
; |lpm_divide_45m:auto_generated| ; 59 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 59 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod2|lpm_divide_45m:auto_generated ; work ;
; |sign_div_unsign_bkh:divider| ; 59 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 59 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider ; work ;
; |alt_u_div_ove:divider| ; 59 (59) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 59 (59) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider ; work ;
; |lpm_divide:Mod3| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod3 ; work ;
; |lpm_divide_d6m:auto_generated| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod3|lpm_divide_d6m:auto_generated ; work ;
; |sign_div_unsign_klh:divider| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod3|lpm_divide_d6m:auto_generated|sign_div_unsign_klh:divider ; work ;
; |alt_u_div_a2f:divider| ; 85 (85) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (85) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod3|lpm_divide_d6m:auto_generated|sign_div_unsign_klh:divider|alt_u_div_a2f:divider ; work ;
; |lpm_divide:Mod4| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod4 ; work ;
; |lpm_divide_d6m:auto_generated| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod4|lpm_divide_d6m:auto_generated ; work ;
; |sign_div_unsign_klh:divider| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod4|lpm_divide_d6m:auto_generated|sign_div_unsign_klh:divider ; work ;
; |alt_u_div_a2f:divider| ; 85 (85) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (85) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod4|lpm_divide_d6m:auto_generated|sign_div_unsign_klh:divider|alt_u_div_a2f:divider ; work ;
; |lpm_divide:Mod5| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod5 ; work ;
; |lpm_divide_d6m:auto_generated| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod5|lpm_divide_d6m:auto_generated ; work ;
; |sign_div_unsign_klh:divider| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod5|lpm_divide_d6m:auto_generated|sign_div_unsign_klh:divider ; work ;
; |alt_u_div_a2f:divider| ; 85 (85) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (85) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod5|lpm_divide_d6m:auto_generated|sign_div_unsign_klh:divider|alt_u_div_a2f:divider ; work ;
; |lpm_divide:Mod6| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod6 ; work ;
; |lpm_divide_d6m:auto_generated| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod6|lpm_divide_d6m:auto_generated ; work ;
; |sign_div_unsign_klh:divider| ; 85 (0) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (0) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod6|lpm_divide_d6m:auto_generated|sign_div_unsign_klh:divider ; work ;
; |alt_u_div_a2f:divider| ; 85 (85) ; 0 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 85 (85) ; 0 (0) ; 0 (0) ; |digitalclock|lpm_divide:Mod6|lpm_divide_d6m:auto_generated|sign_div_unsign_klh:divider|alt_u_div_a2f:divider ; work ;
; |trans:trans1| ; 53 (53) ; 33 (33) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 20 (20) ; 0 (0) ; 33 (33) ; |digitalclock|trans:trans1 ; work ;
+----------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+----------------------------------------------------------------------------------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+--------------------------------------------------------------------------------------+
; Delay Chain Summary ;
+-------------+----------+---------------+---------------+-----------------------+-----+
; Name ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+-------------+----------+---------------+---------------+-----------------------+-----+
; LCD_DATA[0] ; Bidir ; 0 ; 0 ; -- ; -- ;
; LCD_DATA[1] ; Bidir ; 0 ; 0 ; -- ; -- ;
; LCD_DATA[2] ; Bidir ; 0 ; 0 ; -- ; -- ;
; LCD_DATA[3] ; Bidir ; 0 ; 0 ; -- ; -- ;
; LCD_DATA[4] ; Bidir ; 0 ; 0 ; -- ; -- ;
; LCD_DATA[5] ; Bidir ; 0 ; 0 ; -- ; -- ;
; LCD_DATA[6] ; Bidir ; 0 ; 0 ; -- ; -- ;
; LCD_DATA[7] ; Bidir ; 0 ; 0 ; -- ; -- ;
; LEDR[0] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[1] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[2] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[3] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[4] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[5] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[6] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[7] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[8] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[9] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[10] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[11] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[12] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[13] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[14] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[15] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[16] ; Output ; -- ; -- ; -- ; -- ;
; LEDR[17] ; Output ; -- ; -- ; -- ; -- ;
; LEDG[0] ; Output ; -- ; -- ; -- ; -- ;
; LEDG[1] ; Output ; -- ; -- ; -- ; -- ;
; LEDG[2] ; Output ; -- ; -- ; -- ; -- ;
; LEDG[3] ; Output ; -- ; -- ; -- ; -- ;
; LEDG[4] ; Output ; -- ; -- ; -- ; -- ;
; LEDG[5] ; Output ; -- ; -- ; -- ; -- ;
; LEDG[6] ; Output ; -- ; -- ; -- ; -- ;
; LEDG[7] ; Output ; -- ; -- ; -- ; -- ;
; HEX7[0] ; Output ; -- ; -- ; -- ; -- ;
; HEX7[1] ; Output ; -- ; -- ; -- ; -- ;
; HEX7[2] ; Output ; -- ; -- ; -- ; -- ;
; HEX7[3] ; Output ; -- ; -- ; -- ; -- ;
; HEX7[4] ; Output ; -- ; -- ; -- ; -- ;
; HEX7[5] ; Output ; -- ; -- ; -- ; -- ;
; HEX7[6] ; Output ; -- ; -- ; -- ; -- ;
; HEX6[0] ; Output ; -- ; -- ; -- ; -- ;
; HEX6[1] ; Output ; -- ; -- ; -- ; -- ;
; HEX6[2] ; Output ; -- ; -- ; -- ; -- ;
; HEX6[3] ; Output ; -- ; -- ; -- ; -- ;
; HEX6[4] ; Output ; -- ; -- ; -- ; -- ;
; HEX6[5] ; Output ; -- ; -- ; -- ; -- ;
; HEX6[6] ; Output ; -- ; -- ; -- ; -- ;
; HEX5[0] ; Output ; -- ; -- ; -- ; -- ;
; HEX5[1] ; Output ; -- ; -- ; -- ; -- ;
; HEX5[2] ; Output ; -- ; -- ; -- ; -- ;
; HEX5[3] ; Output ; -- ; -- ; -- ; -- ;
; HEX5[4] ; Output ; -- ; -- ; -- ; -- ;
; HEX5[5] ; Output ; -- ; -- ; -- ; -- ;
; HEX5[6] ; Output ; -- ; -- ; -- ; -- ;
; HEX4[0] ; Output ; -- ; -- ; -- ; -- ;
; HEX4[1] ; Output ; -- ; -- ; -- ; -- ;
; HEX4[2] ; Output ; -- ; -- ; -- ; -- ;
; HEX4[3] ; Output ; -- ; -- ; -- ; -- ;
; HEX4[4] ; Output ; -- ; -- ; -- ; -- ;
; HEX4[5] ; Output ; -- ; -- ; -- ; -- ;
; HEX4[6] ; Output ; -- ; -- ; -- ; -- ;
; HEX3[0] ; Output ; -- ; -- ; -- ; -- ;
; HEX3[1] ; Output ; -- ; -- ; -- ; -- ;
; HEX3[2] ; Output ; -- ; -- ; -- ; -- ;
; HEX3[3] ; Output ; -- ; -- ; -- ; -- ;
; HEX3[4] ; Output ; -- ; -- ; -- ; -- ;
; HEX3[5] ; Output ; -- ; -- ; -- ; -- ;
; HEX3[6] ; Output ; -- ; -- ; -- ; -- ;
; HEX2[0] ; Output ; -- ; -- ; -- ; -- ;
; HEX2[1] ; Output ; -- ; -- ; -- ; -- ;
; HEX2[2] ; Output ; -- ; -- ; -- ; -- ;
; HEX2[3] ; Output ; -- ; -- ; -- ; -- ;
; HEX2[4] ; Output ; -- ; -- ; -- ; -- ;
; HEX2[5] ; Output ; -- ; -- ; -- ; -- ;
; HEX2[6] ; Output ; -- ; -- ; -- ; -- ;
; HEX1[0] ; Output ; -- ; -- ; -- ; -- ;
; HEX1[1] ; Output ; -- ; -- ; -- ; -- ;
; HEX1[2] ; Output ; -- ; -- ; -- ; -- ;
; HEX1[3] ; Output ; -- ; -- ; -- ; -- ;
; HEX1[4] ; Output ; -- ; -- ; -- ; -- ;
; HEX1[5] ; Output ; -- ; -- ; -- ; -- ;
; HEX1[6] ; Output ; -- ; -- ; -- ; -- ;
; HEX0[0] ; Output ; -- ; -- ; -- ; -- ;
; HEX0[1] ; Output ; -- ; -- ; -- ; -- ;
; HEX0[2] ; Output ; -- ; -- ; -- ; -- ;
; HEX0[3] ; Output ; -- ; -- ; -- ; -- ;
; HEX0[4] ; Output ; -- ; -- ; -- ; -- ;
; HEX0[5] ; Output ; -- ; -- ; -- ; -- ;
; HEX0[6] ; Output ; -- ; -- ; -- ; -- ;
; LCD_EN ; Output ; -- ; -- ; -- ; -- ;
; LCD_RW ; Output ; -- ; -- ; -- ; -- ;
; LCD_RS ; Output ; -- ; -- ; -- ; -- ;
; LCD_ON ; Output ; -- ; -- ; -- ; -- ;
; LCD_BLON ; Output ; -- ; -- ; -- ; -- ;
; KEY[3] ; Input ; 0 ; 0 ; -- ; -- ;
; KEY[2] ; Input ; 6 ; 6 ; -- ; -- ;
; KEY[0] ; Input ; 6 ; 6 ; -- ; -- ;
; KEY[1] ; Input ; 6 ; 6 ; -- ; -- ;
; SW[17] ; Input ; 6 ; 6 ; -- ; -- ;
; SW[16] ; Input ; 6 ; 6 ; -- ; -- ;
; SW[11] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[10] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[9] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[15] ; Input ; 6 ; 6 ; -- ; -- ;
; SW[14] ; Input ; 6 ; 6 ; -- ; -- ;
; SW[8] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[13] ; Input ; 6 ; 6 ; -- ; -- ;
; SW[7] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[12] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[6] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[5] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[4] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[3] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[2] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[1] ; Input ; 0 ; 0 ; -- ; -- ;
; SW[0] ; Input ; 0 ; 0 ; -- ; -- ;
; CLOCK_50 ; Input ; 0 ; 0 ; -- ; -- ;
+-------------+----------+---------------+---------------+-----------------------+-----+
+------------------------------------------------------+
; Pad To Core Delay Chain Fanout ;
+------------------------+-------------------+---------+
; Source Pin / Fanout ; Pad To Core Index ; Setting ;
+------------------------+-------------------+---------+
; LCD_DATA[0] ; ; ;
; LCD_DATA[1] ; ; ;
; LCD_DATA[2] ; ; ;
; LCD_DATA[3] ; ; ;
; LCD_DATA[4] ; ; ;
; LCD_DATA[5] ; ; ;
; LCD_DATA[6] ; ; ;
; LCD_DATA[7] ; ; ;
; KEY[3] ; ; ;
; - m[3] ; 0 ; 0 ;
; - m[4] ; 0 ; 0 ;
; - m[5] ; 0 ; 0 ;
; - m[1] ; 0 ; 0 ;
; - m[2] ; 0 ; 0 ;
; - m[0] ; 0 ; 0 ;
; KEY[2] ; ; ;
; - always5~9 ; 0 ; 6 ;
; - hour11~54 ; 0 ; 6 ;
; - hour11~59 ; 0 ; 6 ;
; - always6~8 ; 0 ; 6 ;
; - always6~18 ; 0 ; 6 ;
; - always4~11 ; 0 ; 6 ;
; - always4~10 ; 0 ; 6 ;
; - min0[5]~46 ; 0 ; 6 ;
; - begin_t~4 ; 0 ; 6 ;
; - year10[9]~99 ; 0 ; 6 ;
; KEY[0] ; ; ;
; - always5~9 ; 1 ; 6 ;
; - hour11~54 ; 1 ; 6 ;
; - hour11~59 ; 1 ; 6 ;
; - always6~8 ; 1 ; 6 ;
; - always6~18 ; 1 ; 6 ;
; - always4~11 ; 1 ; 6 ;
; - always4~10 ; 1 ; 6 ;
; - min0[5]~46 ; 1 ; 6 ;
; - LED:l|always1~0 ; 1 ; 6 ;
; - LED:l|j~160 ; 1 ; 6 ;
; - begin_t~4 ; 1 ; 6 ;
; - year10[9]~99 ; 1 ; 6 ;
; KEY[1] ; ; ;
; - always5~9 ; 1 ; 6 ;
; - hour11~54 ; 1 ; 6 ;
; - hour11~59 ; 1 ; 6 ;
; - always6~8 ; 1 ; 6 ;
; - always4~11 ; 1 ; 6 ;
; - always4~10 ; 1 ; 6 ;
; - min0[5]~46 ; 1 ; 6 ;
; - LED:l|always1~0 ; 1 ; 6 ;
; - LED:l|j~160 ; 1 ; 6 ;
; - begin_t~4 ; 1 ; 6 ;
; - year10[9]~99 ; 1 ; 6 ;
; SW[17] ; ; ;
; - hour0~46 ; 1 ; 6 ;
; - LessThan1~0 ; 1 ; 6 ;
; - hour0~56 ; 1 ; 6 ;
; - LessThan5~0 ; 1 ; 6 ;
; - year10~107 ; 1 ; 6 ;
; SW[16] ; ; ;
; - hour0~46 ; 1 ; 6 ;
; - LessThan1~0 ; 1 ; 6 ;
; - hour0~56 ; 1 ; 6 ;
; - year10~97 ; 1 ; 6 ;
; - year10~102 ; 1 ; 6 ;
; - year10~108 ; 1 ; 6 ;
; - year10~110 ; 1 ; 6 ;
; - year10~112 ; 1 ; 6 ;
; SW[11] ; ; ;
; SW[10] ; ; ;
; SW[9] ; ; ;
; SW[15] ; ; ;
; - LessThan1~0 ; 1 ; 6 ;
; - hour0~50 ; 1 ; 6 ;
; - hour0~56 ; 1 ; 6 ;
; - LessThan5~0 ; 1 ; 6 ;
; - year10~111 ; 1 ; 6 ;
; SW[14] ; ; ;
; - hour0~53 ; 0 ; 6 ;
; - LessThan5~0 ; 0 ; 6 ;
; - year10~112 ; 0 ; 6 ;
; SW[8] ; ; ;
; SW[13] ; ; ;
; - hour0~54 ; 1 ; 6 ;
; - LessThan5~0 ; 1 ; 6 ;
; - year10~114 ; 1 ; 6 ;
; SW[7] ; ; ;
; SW[12] ; ; ;
; SW[6] ; ; ;
; SW[5] ; ; ;
; SW[4] ; ; ;
; SW[3] ; ; ;
; SW[2] ; ; ;
; SW[1] ; ; ;
; SW[0] ; ; ;
; CLOCK_50 ; ; ;
+------------------------+-------------------+---------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals ;
+-----------------------------------------------+--------------------+---------+---------------------------+--------+----------------------+------------------+---------------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
+-----------------------------------------------+--------------------+---------+---------------------------+--------+----------------------+------------------+---------------------------+
; CLOCK_50 ; PIN_N2 ; 168 ; Clock ; yes ; Global Clock ; GCLK2 ; -- ;
; CLOCK_50 ; PIN_N2 ; 4 ; Clock ; no ; -- ; -- ; -- ;
; Equal20~0 ; LCCOMB_X47_Y17_N0 ; 14 ; Clock enable ; no ; -- ; -- ; -- ;
; Equal24~0 ; LCCOMB_X49_Y18_N12 ; 33 ; Clock enable ; no ; -- ; -- ; -- ;
; Equal5~0 ; LCCOMB_X62_Y10_N18 ; 33 ; Sync. clear ; no ; -- ; -- ; -- ;
; KEY[1] ; PIN_N23 ; 12 ; Clock ; no ; -- ; -- ; -- ;
; KEY[1]~clk_delay_ctrl ; CLKDELAYCTRL_G4 ; 6 ; Clock ; yes ; Global Clock ; GCLK4 ; -- ;
; KEY[2] ; PIN_P23 ; 11 ; Clock ; no ; -- ; -- ; -- ;
; KEY[2]~clk_delay_ctrl ; CLKDELAYCTRL_G5 ; 78 ; Clock ; yes ; Global Clock ; GCLK5 ; -- ;
; KEY[3] ; PIN_W26 ; 6 ; Clock ; no ; -- ; -- ; -- ;
; LCD:lcd1|LCD_TEST:u5|LCD_Controller:u0|mStart ; LCFF_X36_Y22_N1 ; 12 ; Clock enable ; no ; -- ; -- ; -- ;
; LCD:lcd1|LCD_TEST:u5|LessThan0~0 ; LCCOMB_X42_Y21_N4 ; 12 ; Clock enable, Sync. clear ; no ; -- ; -- ; -- ;
; LCD:lcd1|LCD_TEST:u5|LessThan1~5 ; LCCOMB_X40_Y22_N10 ; 21 ; Sync. clear ; no ; -- ; -- ; -- ;
; LCD:lcd1|LCD_TEST:u5|mDLY[17]~58 ; LCCOMB_X40_Y22_N4 ; 18 ; Clock enable ; no ; -- ; -- ; -- ;
; LCD:lcd1|LCD_TEST:u5|mLCD_DATA[1]~38 ; LCCOMB_X45_Y22_N14 ; 4 ; Sync. clear ; no ; -- ; -- ; -- ;
; LCD:lcd1|LCD_TEST:u5|mLCD_DATA[1]~39 ; LCCOMB_X45_Y22_N16 ; 4 ; Sync. load ; no ; -- ; -- ; -- ;
; LCD:lcd1|LCD_TEST:u5|mLCD_RS~3 ; LCCOMB_X41_Y21_N4 ; 9 ; Clock enable ; no ; -- ; -- ; -- ;
; LCD:lcd1|Reset_Delay:r0|Equal0~6 ; LCCOMB_X31_Y35_N12 ; 21 ; Clock enable ; no ; -- ; -- ; -- ;
; LCD:lcd1|Reset_Delay:r0|oRESET ; LCFF_X31_Y34_N21 ; 51 ; Async. clear ; yes ; Global Clock ; GCLK11 ; -- ;
; LED:l|LEDG[0]~29 ; LCCOMB_X56_Y22_N14 ; 2 ; Clock enable ; no ; -- ; -- ; -- ;
; LED:l|LEDR[0]~21 ; LCCOMB_X50_Y6_N14 ; 3 ; Clock enable ; no ; -- ; -- ; -- ;
; LED:l|clock_out ; LCFF_X27_Y23_N1 ; 79 ; Clock ; yes ; Global Clock ; GCLK9 ; -- ;
; LED:l|j[29]~225 ; LCCOMB_X50_Y6_N28 ; 32 ; Clock enable ; no ; -- ; -- ; -- ;
; LED:l|temp1[4]~10 ; LCCOMB_X50_Y6_N24 ; 5 ; Clock enable ; no ; -- ; -- ; -- ;
; LED:l|temp2[0]~10 ; LCCOMB_X56_Y22_N30 ; 5 ; Clock enable ; no ; -- ; -- ; -- ;
; LED:l|z[25]~192 ; LCCOMB_X56_Y22_N20 ; 32 ; Clock enable ; no ; -- ; -- ; -- ;
; LessThan22~1 ; LCCOMB_X46_Y18_N10 ; 8 ; Sync. clear ; no ; -- ; -- ; -- ;
; LessThan23~1 ; LCCOMB_X49_Y18_N14 ; 6 ; Sync. clear ; no ; -- ; -- ; -- ;
; WideOr30~1 ; LCCOMB_X61_Y10_N0 ; 40 ; Latch enable ; yes ; Global Clock ; GCLK7 ; -- ;
; alarm_times[0]~98 ; LCCOMB_X49_Y17_N20 ; 32 ; Clock enable ; no ; -- ; -- ; -- ;
; always6~2 ; LCCOMB_X45_Y15_N0 ; 14 ; Sync. load ; no ; -- ; -- ; -- ;
; day0[9]~66 ; LCCOMB_X34_Y17_N2 ; 10 ; Clock enable ; no ; -- ; -- ; -- ;
; div_clock_1hz:dc1|clock_out ; LCFF_X22_Y15_N11 ; 154 ; Clock ; yes ; Global Clock ; GCLK1 ; -- ;
; flag_a[0] ; LCFF_X49_Y17_N25 ; 71 ; Sync. clear ; no ; -- ; -- ; -- ;
; flag_z[0] ; LCFF_X53_Y24_N1 ; 69 ; Sync. clear ; no ; -- ; -- ; -- ;
; hour0[5]~48 ; LCCOMB_X40_Y17_N24 ; 4 ; Clock enable ; no ; -- ; -- ; -- ;
; hour11[3]~60 ; LCCOMB_X46_Y16_N12 ; 6 ; Clock enable ; no ; -- ; -- ; -- ;
; hour12[4]~55 ; LCCOMB_X45_Y15_N28 ; 6 ; Clock enable ; no ; -- ; -- ; -- ;
; mil130[0]~24 ; LCCOMB_X46_Y18_N28 ; 24 ; Clock enable ; no ; -- ; -- ; -- ;
; mil13~72 ; LCCOMB_X45_Y18_N30 ; 8 ; Sync. clear ; no ; -- ; -- ; -- ;
; min0[5]~37 ; LCCOMB_X43_Y17_N22 ; 6 ; Clock enable ; no ; -- ; -- ; -- ;
; min0[5]~46 ; LCCOMB_X44_Y16_N26 ; 6 ; Clock enable ; no ; -- ; -- ; -- ;
; min11[2]~66 ; LCCOMB_X45_Y16_N18 ; 6 ; Sync. clear ; no ; -- ; -- ; -- ;
; min11[2]~68 ; LCCOMB_X46_Y16_N16 ; 6 ; Clock enable ; no ; -- ; -- ; -- ;
; min12[1]~37 ; LCCOMB_X45_Y16_N30 ; 6 ; Clock enable ; no ; -- ; -- ; -- ;
; min132[1]~25 ; LCCOMB_X46_Y18_N4 ; 24 ; Clock enable ; no ; -- ; -- ; -- ;
; min13[2]~81 ; LCCOMB_X45_Y18_N2 ; 24 ; Clock enable ; no ; -- ; -- ; -- ;
; min13~80 ; LCCOMB_X47_Y17_N30 ; 8 ; Sync. clear ; no ; -- ; -- ; -- ;
; mins[0]~8 ; LCCOMB_X49_Y18_N26 ; 24 ; Sync. clear ; no ; -- ; -- ; -- ;
; month0[1]~78 ; LCCOMB_X34_Y17_N4 ; 10 ; Clock enable ; no ; -- ; -- ; -- ;
; sec11[5]~60 ; LCCOMB_X48_Y15_N30 ; 6 ; Sync. clear ; no ; -- ; -- ; -- ;
; sec11[5]~61 ; LCCOMB_X46_Y16_N18 ; 6 ; Clock enable ; no ; -- ; -- ; -- ;
; sec131[3]~24 ; LCCOMB_X46_Y18_N6 ; 24 ; Clock enable ; no ; -- ; -- ; -- ;
; sec13~80 ; LCCOMB_X45_Y18_N4 ; 8 ; Sync. clear ; no ; -- ; -- ; -- ;
; stimes[0] ; LCFF_X49_Y18_N1 ; 26 ; Sync. load ; no ; -- ; -- ; -- ;
; trans:trans1|clock_1 ; LCFF_X34_Y12_N21 ; 51 ; Clock ; yes ; Global Clock ; GCLK15 ; -- ;
; year10[9]~101 ; LCCOMB_X36_Y17_N10 ; 10 ; Clock enable ; no ; -- ; -- ; -- ;
; year20[9]~92 ; LCCOMB_X36_Y17_N12 ; 10 ; Clock enable ; no ; -- ; -- ; -- ;
; z_times[30]~98 ; LCCOMB_X53_Y24_N4 ; 32 ; Clock enable ; no ; -- ; -- ; -- ;
+-----------------------------------------------+--------------------+---------+---------------------------+--------+----------------------+------------------+---------------------------+
+------------------------------------------------------------------------------------------------------------------------------------+
; Global & Other Fast Signals ;
+--------------------------------+-------------------+---------+----------------------+------------------+---------------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
+--------------------------------+-------------------+---------+----------------------+------------------+---------------------------+
; CLOCK_50 ; PIN_N2 ; 168 ; Global Clock ; GCLK2 ; -- ;
; KEY[1]~clk_delay_ctrl ; CLKDELAYCTRL_G4 ; 6 ; Global Clock ; GCLK4 ; -- ;
; KEY[2]~clk_delay_ctrl ; CLKDELAYCTRL_G5 ; 78 ; Global Clock ; GCLK5 ; -- ;
; LCD:lcd1|Reset_Delay:r0|oRESET ; LCFF_X31_Y34_N21 ; 51 ; Global Clock ; GCLK11 ; -- ;
; LED:l|clock_out ; LCFF_X27_Y23_N1 ; 79 ; Global Clock ; GCLK9 ; -- ;
; WideOr30~1 ; LCCOMB_X61_Y10_N0 ; 40 ; Global Clock ; GCLK7 ; -- ;
; div_clock_1hz:dc1|clock_out ; LCFF_X22_Y15_N11 ; 154 ; Global Clock ; GCLK1 ; -- ;
; trans:trans1|clock_1 ; LCFF_X34_Y12_N21 ; 51 ; Global Clock ; GCLK15 ; -- ;
+--------------------------------+-------------------+---------+----------------------+------------------+---------------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+-------------------------------------------------------------------------------------------------------------------------------+---------+
; Name ; Fan-Out ;
+-------------------------------------------------------------------------------------------------------------------------------+---------+
; flag_a[0] ; 71 ;
; flag_z[0] ; 69 ;
; Selector16~3 ; 54 ;
; m[0] ; 52 ;
; LCD:lcd1|LCD_TEST:u5|LUT_INDEX[1] ; 47 ;
; m[1] ; 45 ;
; LCD:lcd1|LCD_TEST:u5|LUT_INDEX[2] ; 40 ;
; Equal24~0 ; 33 ;
; Equal5~0 ; 33 ;
; z_times[30]~98 ; 32 ;
; alarm_times[0]~98 ; 32 ;
; LED:l|z[25]~192 ; 32 ;
; LED:l|j[29]~225 ; 32 ;
; LED:l|always1~0 ; 31 ;
; always4~10 ; 29 ;
; LCD:lcd1|LCD_TEST:u5|LUT_INDEX[0] ; 29 ;
; stimes[1] ; 27 ;
; always4~11 ; 26 ;
; stimes[0] ; 26 ;
; lpm_divide:Mod10|lpm_divide_n6m:auto_generated|sign_div_unsign_ulh:divider|alt_u_div_u2f:divider|add_sub_12_result_int[10]~12 ; 25 ;
; lpm_divide:Mod10|lpm_divide_n6m:auto_generated|sign_div_unsign_ulh:divider|alt_u_div_u2f:divider|add_sub_11_result_int[10]~12 ; 25 ;
; lpm_divide:Mod10|lpm_divide_n6m:auto_generated|sign_div_unsign_ulh:divider|alt_u_div_u2f:divider|add_sub_10_result_int[10]~12 ; 25 ;
; lpm_divide:Mod10|lpm_divide_n6m:auto_generated|sign_div_unsign_ulh:divider|alt_u_div_u2f:divider|add_sub_9_result_int[10]~12 ; 25 ;
; sec131[3]~24 ; 24 ;
; min132[1]~25 ; 24 ;
; mil130[0]~24 ; 24 ;
; mins[0]~8 ; 24 ;
; min13[2]~81 ; 24 ;
; Selector1~0 ; 24 ;
; hour0~44 ; 23 ;
; lpm_divide:Div0|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[5]~8 ; 23 ;
; Selector21~0 ; 22 ;
; lpm_divide:Mod10|lpm_divide_n6m:auto_generated|sign_div_unsign_ulh:divider|alt_u_div_u2f:divider|add_sub_8_result_int[9]~10 ; 22 ;
; lpm_divide:Div0|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[5]~8 ; 22 ;
; lpm_divide:Div1|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[5]~8 ; 22 ;
; lpm_divide:Div2|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[5]~8 ; 22 ;
; LCD:lcd1|LCD_TEST:u5|LessThan1~5 ; 21 ;
; LCD:lcd1|Reset_Delay:r0|Equal0~6 ; 21 ;
; lpm_divide:Div1|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[5]~8 ; 21 ;
; lpm_divide:Div2|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[5]~8 ; 21 ;
; m[2] ; 20 ;
; lpm_divide:Mod11|lpm_divide_l6m:auto_generated|sign_div_unsign_slh:divider|alt_u_div_q2f:divider|add_sub_12_result_int[8]~12 ; 19 ;
; lpm_divide:Mod10|lpm_divide_n6m:auto_generated|sign_div_unsign_ulh:divider|alt_u_div_u2f:divider|add_sub_13_result_int[10]~12 ; 19 ;
; lpm_divide:Div0|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[5]~8 ; 19 ;
; lpm_divide:Div1|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[5]~8 ; 19 ;
; lpm_divide:Div2|lpm_divide_1dm:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[5]~8 ; 19 ;
; year2[4] ; 18 ;
; LCD:lcd1|LCD_TEST:u5|mDLY[17]~58 ; 18 ;
; Selector16~2 ; 18 ;
; Selector16~1 ; 18 ;
+-------------------------------------------------------------------------------------------------------------------------------+---------+
+-----------------------------------------------------+
; Interconnect Usage Summary ;
+----------------------------+------------------------+
; Interconnect Resource Type ; Usage ;
+----------------------------+------------------------+
; Block interconnects ; 2,859 / 94,460 ( 3 % ) ;
; C16 interconnects ; 47 / 3,315 ( 1 % ) ;
; C4 interconnects ; 1,166 / 60,840 ( 2 % ) ;
; Direct links ; 883 / 94,460 ( < 1 % ) ;
; Global clocks ; 8 / 16 ( 50 % ) ;
; Local interconnects ; 1,240 / 33,216 ( 4 % ) ;
; R24 interconnects ; 102 / 3,091 ( 3 % ) ;
; R4 interconnects ; 1,653 / 81,294 ( 2 % ) ;
+----------------------------+------------------------+
+-----------------------------------------------------------------------------+
; LAB Logic Elements ;
+---------------------------------------------+-------------------------------+
; Number of Logic Elements (Average = 11.80) ; Number of LABs (Total = 222) ;
+---------------------------------------------+-------------------------------+
; 1 ; 33 ;
; 2 ; 11 ;
; 3 ; 5 ;
; 4 ; 1 ;
; 5 ; 5 ;
; 6 ; 1 ;
; 7 ; 4 ;
; 8 ; 5 ;
; 9 ; 1 ;
; 10 ; 3 ;
; 11 ; 2 ;
; 12 ; 3 ;
; 13 ; 3 ;
; 14 ; 4 ;
; 15 ; 2 ;
; 16 ; 139 ;
+---------------------------------------------+-------------------------------+
+--------------------------------------------------------------------+
; LAB-wide Signals ;
+------------------------------------+-------------------------------+
; LAB-wide Signals (Average = 0.66) ; Number of LABs (Total = 222) ;
+------------------------------------+-------------------------------+
; 1 Async. clear ; 9 ;
; 1 Clock ; 62 ;
; 1 Clock enable ; 29 ;
; 1 Sync. clear ; 17 ;
; 1 Sync. load ; 8 ;
; 2 Clock enables ; 13 ;
; 2 Clocks ; 8 ;
+------------------------------------+-------------------------------+
+------------------------------------------------------------------------------+
; LAB Signals Sourced ;
+----------------------------------------------+-------------------------------+
; Number of Signals Sourced (Average = 13.72) ; Number of LABs (Total = 222) ;
+----------------------------------------------+-------------------------------+
; 0 ; 0 ;
; 1 ; 33 ;
; 2 ; 10 ;
; 3 ; 4 ;
; 4 ; 2 ;
; 5 ; 5 ;
; 6 ; 2 ;
; 7 ; 4 ;
; 8 ; 5 ;
; 9 ; 1 ;
; 10 ; 2 ;
; 11 ; 5 ;
; 12 ; 5 ;
; 13 ; 1 ;
; 14 ; 16 ;
; 15 ; 43 ;
; 16 ; 20 ;
; 17 ; 9 ;
; 18 ; 6 ;
; 19 ; 1 ;
; 20 ; 1 ;
; 21 ; 2 ;
; 22 ; 7 ;
; 23 ; 5 ;
; 24 ; 4 ;
; 25 ; 7 ;
; 26 ; 6 ;
; 27 ; 1 ;
; 28 ; 4 ;
; 29 ; 2 ;
; 30 ; 1 ;
; 31 ; 0 ;
; 32 ; 8 ;
+----------------------------------------------+-------------------------------+
+---------------------------------------------------------------------------------+
; LAB Signals Sourced Out ;
+-------------------------------------------------+-------------------------------+
; Number of Signals Sourced Out (Average = 7.91) ; Number of LABs (Total = 222) ;
+-------------------------------------------------+-------------------------------+
; 0 ; 0 ;
; 1 ; 42 ;
; 2 ; 14 ;
; 3 ; 9 ;
; 4 ; 3 ;
; 5 ; 5 ;
; 6 ; 4 ;
; 7 ; 12 ;
; 8 ; 27 ;
; 9 ; 19 ;
; 10 ; 17 ;
; 11 ; 16 ;
; 12 ; 11 ;
; 13 ; 7 ;
; 14 ; 10 ;
; 15 ; 7 ;
; 16 ; 16 ;
; 17 ; 2 ;
; 18 ; 0 ;
; 19 ; 0 ;
; 20 ; 0 ;
; 21 ; 0 ;
; 22 ; 0 ;
; 23 ; 0 ;
; 24 ; 1 ;
+-------------------------------------------------+-------------------------------+
+------------------------------------------------------------------------------+
; LAB Distinct Inputs ;
+----------------------------------------------+-------------------------------+
; Number of Distinct Inputs (Average = 11.65) ; Number of LABs (Total = 222) ;
+----------------------------------------------+-------------------------------+
; 0 ; 0 ;
; 1 ; 1 ;
; 2 ; 22 ;
; 3 ; 13 ;
; 4 ; 24 ;
; 5 ; 5 ;
; 6 ; 5 ;
; 7 ; 10 ;
; 8 ; 8 ;
; 9 ; 9 ;
; 10 ; 5 ;
; 11 ; 12 ;
; 12 ; 11 ;
; 13 ; 9 ;
; 14 ; 10 ;
; 15 ; 10 ;
; 16 ; 16 ;
; 17 ; 9 ;
; 18 ; 8 ;
; 19 ; 3 ;
; 20 ; 5 ;
; 21 ; 1 ;
; 22 ; 6 ;
; 23 ; 1 ;
; 24 ; 4 ;
; 25 ; 4 ;
; 26 ; 1 ;
; 27 ; 0 ;
; 28 ; 0 ;
; 29 ; 2 ;
; 30 ; 1 ;
; 31 ; 4 ;
; 32 ; 3 ;
+----------------------------------------------+-------------------------------+
+-------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+--------------------------+
; Option ; Setting ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Active Serial ;
; Error detection CRC ; Off ;
; nCEO ; As output driving ground ;
; ASDO,nCSO ; As input tri-stated ;
; Reserve all unused pins ; As output driving ground ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+--------------------------+
+------------------------------------+
; Operating Settings and Conditions ;
+---------------------------+--------+
; Setting ; Value ;
+---------------------------+--------+
; Nominal Core Voltage ; 1.20 V ;
; Low Junction Temperature ; 0 C ;
; High Junction Temperature ; 85 C ;
+---------------------------+--------+
+------------------------------------------------------------+
; Estimated Delay Added for Hold Timing ;
+-----------------+----------------------+-------------------+
; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ;
+-----------------+----------------------+-------------------+
+----------------------------+
; Advanced Data - General ;
+--------------------+-------+
; Name ; Value ;
+--------------------+-------+
; Status Code ; 0 ;
; Desired User Slack ; 0 ;
; Fit Attempts ; 1 ;
+--------------------+-------+
+--------------------------------------------------------------------------------------------+
; Advanced Data - Placement Preparation ;
+------------------------------------------------------------------+-------------------------+
; Name ; Value ;
+------------------------------------------------------------------+-------------------------+
; Auto Fit Point 1 - Fit Attempt 1 ; ff ;
; Mid Wire Use - Fit Attempt 1 ; 3 ;
; Mid Slack - Fit Attempt 1 ; -29670 ;
; Internal Atom Count - Fit Attempt 1 ; 3103 ;
; LE/ALM Count - Fit Attempt 1 ; 2606 ;
; LAB Count - Fit Attempt 1 ; 222 ;
; Outputs per Lab - Fit Attempt 1 ; 7.919 ;
; Inputs per LAB - Fit Attempt 1 ; 11.248 ;
; Global Inputs per LAB - Fit Attempt 1 ; 0.374 ;
; LAB Constraint 'non-global clock + sync load' - Fit Attempt 1 ; 0:209;1:13 ;
; LAB Constraint 'non-global controls' - Fit Attempt 1 ; 0:162;1:21;2:28;3:7;4:4 ;
; LAB Constraint 'non-global + aclr' - Fit Attempt 1 ; 0:161;1:18;2:31;3:5;4:7 ;
; LAB Constraint 'global non-clock non-aclr' - Fit Attempt 1 ; 0:185;1:37 ;
; LAB Constraint 'global controls' - Fit Attempt 1 ; 0:125;1:74;2:23 ;
; LAB Constraint 'deterministic LABSMUXA/LABXMUXB' - Fit Attempt 1 ; 0:163;1:59 ;
; LAB Constraint 'deterministic LABSMUXC/LABXMUXD' - Fit Attempt 1 ; 0:162;1:32;2:20;3:8 ;
; LAB Constraint 'clock / ce pair constraint' - Fit Attempt 1 ; 0:152;1:42;2:28 ;
; LAB Constraint 'aclr constraint' - Fit Attempt 1 ; 0:152;1:70 ;
; LAB Constraint 'true sload_sclear pair' - Fit Attempt 1 ; 0:191;1:31 ;
; LAB Constraint 'constant sload_sclear pair' - Fit Attempt 1 ; 0:202;1:20 ;
; LAB Constraint 'has placement constraint' - Fit Attempt 1 ; 0:204;1:18 ;
; LAB Constraint 'group hierarchy constraint' - Fit Attempt 1 ; 1:178;2:35;3:9 ;
; LEs in Chains - Fit Attempt 1 ; 936 ;
; LEs in Long Chains - Fit Attempt 1 ; 261 ;
; LABs with Chains - Fit Attempt 1 ; 115 ;
; LABs with Multiple Chains - Fit Attempt 1 ; 27 ;
; Time - Fit Attempt 1 ; 0 ;
; Time in tsm_tan.dll - Fit Attempt 1 ; 0.031 ;
+------------------------------------------------------------------+-------------------------+
+----------------------------------------------+
; Advanced Data - Placement ;
+-------------------------------------+--------+
; Name ; Value ;
+-------------------------------------+--------+
; Auto Fit Point 2 - Fit Attempt 1 ; ff ;
; Early Wire Use - Fit Attempt 1 ; 1 ;
; Early Slack - Fit Attempt 1 ; -26852 ;
; Auto Fit Point 5 - Fit Attempt 1 ; ff ;
; Mid Wire Use - Fit Attempt 1 ; 2 ;
; Mid Slack - Fit Attempt 1 ; -24743 ;
; Auto Fit Point 6 - Fit Attempt 1 ; ff ;
; Auto Fit Point 6 - Fit Attempt 1 ; ff ;
; Auto Fit Point 6 - Fit Attempt 1 ; ff ;
; Auto Fit Point 5 - Fit Attempt 1 ; ff ;
; Mid Wire Use - Fit Attempt 1 ; 2 ;
; Mid Slack - Fit Attempt 1 ; -24734 ;
; Auto Fit Point 6 - Fit Attempt 1 ; ff ;
; Auto Fit Point 6 - Fit Attempt 1 ; ff ;
; Auto Fit Point 6 - Fit Attempt 1 ; ff ;
; Late Wire Use - Fit Attempt 1 ; 2 ;
; Late Slack - Fit Attempt 1 ; -24723 ;
; Peak Regional Wire - Fit Attempt 1 ; 0.000 ;
; Auto Fit Point 7 - Fit Attempt 1 ; ff ;
; Time - Fit Attempt 1 ; 3 ;
; Time in tsm_tan.dll - Fit Attempt 1 ; 0.312 ;
+-------------------------------------+--------+
+---------------------------------------------------+
; Advanced Data - Routing ;
+-------------------------------------+-------------+
; Name ; Value ;
+-------------------------------------+-------------+
; Early Slack - Fit Attempt 1 ; -20836 ;
; Early Wire Use - Fit Attempt 1 ; 2 ;
; Peak Regional Wire - Fit Attempt 1 ; 11 ;
; Mid Slack - Fit Attempt 1 ; -22214 ;
; Late Slack - Fit Attempt 1 ; -2147483648 ;
; Late Wire Use - Fit Attempt 1 ; 2 ;
; Time - Fit Attempt 1 ; 1 ;
; Time in tsm_tan.dll - Fit Attempt 1 ; 0.468 ;
+-------------------------------------+-------------+
+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 9.0 Build 132 02/25/2009 SJ Full Version
Info: Processing started: Mon Aug 24 16:37:13 2015
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off digital-clock -c digital-clock
Info: Parallel compilation is enabled and will use 2 of the 2 processors detected
Info: Selected device EP2C35F672C6 for design "digital-clock"
Info: Low junction temperature is 0 degrees C
Info: High junction temperature is 85 degrees C
Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
Info: Device EP2C50F672C6 is compatible
Info: Device EP2C70F672C6 is compatible
Info: Fitter converted 3 user pins into dedicated programming pins
Info: Pin ~ASDO~ is reserved at location E3
Info: Pin ~nCSO~ is reserved at location D3
Info: Pin ~LVDS150p/nCEO~ is reserved at location AE24
Info: Fitter is using the Classic Timing Analyzer
Info: Timing requirements not specified -- quality metrics such as performance and power consumption may be sacrificed to reduce compilation time.
Info: Automatically promoted node CLOCK_50 (placed in PIN N2 (CLK0, LVDSCLK0p, Input))
Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G2
Info: Following destination nodes may be non-global or may not use global or regional clocks
Info: Destination node LED:l|clock_out
Info: Destination node trans:trans1|clock_1
Info: Destination node div_clock_1hz:dc1|clock_out
Info: Automatically promoted node KEY[2] (placed in PIN P23 (LVDS127p, DPCLK6/DQS1R/CQ1R#))
Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G5
Info: Following destination nodes may be non-global or may not use global or regional clocks
Info: Destination node always5~9
Info: Destination node hour11~54
Info: Destination node hour11~59
Info: Destination node always6~8
Info: Destination node always6~18
Info: Destination node always4~11
Info: Destination node always4~10
Info: Destination node min0[5]~46
Info: Destination node begin_t~4
Info: Destination node year10[9]~99
Info: Automatically promoted node KEY[1] (placed in PIN N23 (LVDS126p, DPCLK7/DQS0R/CQ1R))
Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G4
Info: Following destination nodes may be non-global or may not use global or regional clocks
Info: Destination node always5~9
Info: Destination node hour11~54
Info: Destination node hour11~59
Info: Destination node always6~8
Info: Destination node always4~11
Info: Destination node always4~10
Info: Destination node min0[5]~46
Info: Destination node LED:l|always1~0
Info: Destination node LED:l|j~160
Info: Destination node begin_t~4
Info: Non-global destination nodes limited to 10 nodes
Info: Automatically promoted node div_clock_1hz:dc1|clock_out
Info: Automatically promoted destinations to use location or clock signal Global Clock
Info: Following destination nodes may be non-global or may not use global or regional clocks
Info: Destination node div_clock_1hz:dc1|clock_out~0
Info: Automatically promoted node LED:l|clock_out
Info: Automatically promoted destinations to use location or clock signal Global Clock
Info: Following destination nodes may be non-global or may not use global or regional clocks
Info: Destination node LED:l|clock_out~0
Info: Automatically promoted node trans:trans1|clock_1
Info: Automatically promoted destinations to use location or clock signal Global Clock
Info: Following destination nodes may be non-global or may not use global or regional clocks
Info: Destination node trans:trans1|clock_1~0
Info: Automatically promoted node WideOr30~1
Info: Automatically promoted destinations to use location or clock signal Global Clock
Info: Automatically promoted node LCD:lcd1|Reset_Delay:r0|oRESET
Info: Automatically promoted destinations to use location or clock signal Global Clock
Info: Starting register packing
Info: Finished register packing
Extra Info: No registers were packed into other blocks
Warning: Ignored locations or region assignments to the following nodes
Warning: Node "AUD_ADCDAT" is assigned to location or region, but does not exist in design
Warning: Node "AUD_ADCLRCK" is assigned to location or region, but does not exist in design
Warning: Node "AUD_BCLK" is assigned to location or region, but does not exist in design
Warning: Node "AUD_DACDAT" is assigned to location or region, but does not exist in design
Warning: Node "AUD_DACLRCK" is assigned to location or region, but does not exist in design
Warning: Node "AUD_XCK" is assigned to location or region, but does not exist in design
Warning: Node "CLOCK_27" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[0]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[10]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[11]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[1]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[2]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[3]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[4]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[5]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[6]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[7]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[8]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_ADDR[9]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_BA_0" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_BA_1" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_CAS_N" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_CKE" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_CLK" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_CS_N" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[0]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[10]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[11]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[12]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[13]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[14]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[15]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[1]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[2]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[3]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[4]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[5]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[6]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[7]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[8]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_DQ[9]" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_LDQM" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_RAS_N" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_UDQM" is assigned to location or region, but does not exist in design
Warning: Node "DRAM_WE_N" is assigned to location or region, but does not exist in design
Warning: Node "ENET_CLK" is assigned to location or region, but does not exist in design
Warning: Node "ENET_CMD" is assigned to location or region, but does not exist in design
Warning: Node "ENET_CS_N" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[0]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[10]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[11]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[12]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[13]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[14]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[15]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[1]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[2]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[3]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[4]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[5]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[6]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[7]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[8]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_DATA[9]" is assigned to location or region, but does not exist in design
Warning: Node "ENET_INT" is assigned to location or region, but does not exist in design
Warning: Node "ENET_RD_N" is assigned to location or region, but does not exist in design
Warning: Node "ENET_RST_N" is assigned to location or region, but does not exist in design
Warning: Node "ENET_WR_N" is assigned to location or region, but does not exist in design
Warning: Node "EXT_CLOCK" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[0]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[10]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[11]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[12]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[13]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[14]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[15]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[16]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[17]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[18]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[19]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[1]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[20]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[21]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[2]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[3]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[4]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[5]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[6]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[7]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[8]" is assigned to location or region, but does not exist in design
Warning: Node "FL_ADDR[9]" is assigned to location or region, but does not exist in design
Warning: Node "FL_CE_N" is assigned to location or region, but does not exist in design
Warning: Node "FL_DQ[0]" is assigned to location or region, but does not exist in design
Warning: Node "FL_DQ[1]" is assigned to location or region, but does not exist in design
Warning: Node "FL_DQ[2]" is assigned to location or region, but does not exist in design
Warning: Node "FL_DQ[3]" is assigned to location or region, but does not exist in design
Warning: Node "FL_DQ[4]" is assigned to location or region, but does not exist in design
Warning: Node "FL_DQ[5]" is assigned to location or region, but does not exist in design
Warning: Node "FL_DQ[6]" is assigned to location or region, but does not exist in design
Warning: Node "FL_DQ[7]" is assigned to location or region, but does not exist in design
Warning: Node "FL_OE_N" is assigned to location or region, but does not exist in design
Warning: Node "FL_RST_N" is assigned to location or region, but does not exist in design
Warning: Node "FL_WE_N" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[0]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[10]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[11]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[12]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[13]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[14]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[15]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[16]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[17]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[18]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[19]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[1]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[20]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[21]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[22]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[23]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[24]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[25]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[26]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[27]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[28]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[29]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[2]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[30]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[31]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[32]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[33]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[34]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[35]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[3]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[4]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[5]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[6]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[7]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[8]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_0[9]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[0]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[10]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[11]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[12]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[13]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[14]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[15]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[16]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[17]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[18]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[19]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[1]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[20]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[21]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[22]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[23]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[24]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[25]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[26]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[27]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[28]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[29]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[2]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[30]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[31]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[32]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[33]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[34]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[35]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[3]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[4]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[5]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[6]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[7]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[8]" is assigned to location or region, but does not exist in design
Warning: Node "GPIO_1[9]" is assigned to location or region, but does not exist in design
Warning: Node "I2C_SCLK" is assigned to location or region, but does not exist in design
Warning: Node "I2C_SDAT" is assigned to location or region, but does not exist in design
Warning: Node "IRDA_RXD" is assigned to location or region, but does not exist in design
Warning: Node "IRDA_TXD" is assigned to location or region, but does not exist in design
Warning: Node "LEDG[8]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_ADDR[0]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_ADDR[1]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_CS_N" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DACK0_N" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DACK1_N" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[0]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[10]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[11]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[12]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[13]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[14]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[15]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[1]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[2]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[3]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[4]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[5]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[6]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[7]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[8]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DATA[9]" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DREQ0" is assigned to location or region, but does not exist in design
Warning: Node "OTG_DREQ1" is assigned to location or region, but does not exist in design
Warning: Node "OTG_FSPEED" is assigned to location or region, but does not exist in design
Warning: Node "OTG_INT0" is assigned to location or region, but does not exist in design
Warning: Node "OTG_INT1" is assigned to location or region, but does not exist in design
Warning: Node "OTG_LSPEED" is assigned to location or region, but does not exist in design
Warning: Node "OTG_RD_N" is assigned to location or region, but does not exist in design
Warning: Node "OTG_RST_N" is assigned to location or region, but does not exist in design
Warning: Node "OTG_WR_N" is assigned to location or region, but does not exist in design
Warning: Node "PS2_CLK" is assigned to location or region, but does not exist in design
Warning: Node "PS2_DAT" is assigned to location or region, but does not exist in design
Warning: Node "SD_CLK" is assigned to location or region, but does not exist in design
Warning: Node "SD_CMD" is assigned to location or region, but does not exist in design
Warning: Node "SD_DAT" is assigned to location or region, but does not exist in design
Warning: Node "SD_DAT3" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[0]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[10]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[11]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[12]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[13]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[14]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[15]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[16]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[17]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[1]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[2]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[3]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[4]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[5]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[6]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[7]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[8]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_ADDR[9]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_CE_N" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[0]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[10]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[11]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[12]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[13]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[14]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[15]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[1]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[2]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[3]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[4]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[5]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[6]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[7]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[8]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_DQ[9]" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_LB_N" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_OE_N" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_UB_N" is assigned to location or region, but does not exist in design
Warning: Node "SRAM_WE_N" is assigned to location or region, but does not exist in design
Warning: Node "TCK" is assigned to location or region, but does not exist in design
Warning: Node "TCS" is assigned to location or region, but does not exist in design
Warning: Node "TDI" is assigned to location or region, but does not exist in design
Warning: Node "TDO" is assigned to location or region, but does not exist in design
Warning: Node "TD_DATA[0]" is assigned to location or region, but does not exist in design
Warning: Node "TD_DATA[1]" is assigned to location or region, but does not exist in design
Warning: Node "TD_DATA[2]" is assigned to location or region, but does not exist in design
Warning: Node "TD_DATA[3]" is assigned to location or region, but does not exist in design
Warning: Node "TD_DATA[4]" is assigned to location or region, but does not exist in design
Warning: Node "TD_DATA[5]" is assigned to location or region, but does not exist in design
Warning: Node "TD_DATA[6]" is assigned to location or region, but does not exist in design
Warning: Node "TD_DATA[7]" is assigned to location or region, but does not exist in design
Warning: Node "TD_HS" is assigned to location or region, but does not exist in design
Warning: Node "TD_RESET" is assigned to location or region, but does not exist in design
Warning: Node "TD_VS" is assigned to location or region, but does not exist in design
Warning: Node "UART_RXD" is assigned to location or region, but does not exist in design
Warning: Node "UART_TXD" is assigned to location or region, but does not exist in design
Warning: Node "VGA_BLANK" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[0]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[1]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[2]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[3]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[4]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[5]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[6]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[7]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[8]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_B[9]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_CLK" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[0]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[1]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[2]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[3]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[4]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[5]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[6]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[7]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[8]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_G[9]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_HS" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[0]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[1]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[2]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[3]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[4]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[5]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[6]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[7]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[8]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_R[9]" is assigned to location or region, but does not exist in design
Warning: Node "VGA_SYNC" is assigned to location or region, but does not exist in design
Warning: Node "VGA_VS" is assigned to location or region, but does not exist in design
Info: Fitter preparation operations ending: elapsed time is 00:00:02
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time is 00:00:00
Info: Fitter placement operations beginning
Info: Fitter placement was successful
Info: Fitter placement operations ending: elapsed time is 00:00:02
Info: Slack time is -23.817 ns between source register "min13[5]" and destination register "LCD:lcd1|LCD_TEST:u5|mLCD_DATA[2]"
Info: + Largest register to register requirement is -3.405 ns
Info: Shortest clock path from clock "CLOCK_50" to destination register is 2.444 ns
Info: 1: + IC(0.000 ns) + CELL(0.760 ns) = 0.760 ns; Loc. = Unassigned; Fanout = 4; CLK Node = 'CLOCK_50'
Info: 2: + IC(0.116 ns) + CELL(0.000 ns) = 0.876 ns; Loc. = Unassigned; Fanout = 168; COMB Node = 'CLOCK_50~clkctrl'
Info: 3: + IC(1.031 ns) + CELL(0.537 ns) = 2.444 ns; Loc. = Unassigned; Fanout = 1; REG Node = 'LCD:lcd1|LCD_TEST:u5|mLCD_DATA[2]'
Info: Total cell delay = 1.297 ns ( 53.07 % )
Info: Total interconnect delay = 1.147 ns ( 46.93 % )
Info: Longest clock path from clock "CLOCK_50" to destination register is 2.444 ns
Info: 1: + IC(0.000 ns) + CELL(0.760 ns) = 0.760 ns; Loc. = Unassigned; Fanout = 4; CLK Node = 'CLOCK_50'
Info: 2: + IC(0.116 ns) + CELL(0.000 ns) = 0.876 ns; Loc. = Unassigned; Fanout = 168; COMB Node = 'CLOCK_50~clkctrl'
Info: 3: + IC(1.031 ns) + CELL(0.537 ns) = 2.444 ns; Loc. = Unassigned; Fanout = 1; REG Node = 'LCD:lcd1|LCD_TEST:u5|mLCD_DATA[2]'
Info: Total cell delay = 1.297 ns ( 53.07 % )
Info: Total interconnect delay = 1.147 ns ( 46.93 % )
Info: Shortest clock path from clock "CLOCK_50" to source register is 6.635 ns
Info: 1: + IC(0.000 ns) + CELL(0.760 ns) = 0.760 ns; Loc. = Unassigned; Fanout = 4; CLK Node = 'CLOCK_50'
Info: 2: + IC(1.886 ns) + CELL(0.787 ns) = 3.433 ns; Loc. = Unassigned; Fanout = 2; REG Node = 'trans:trans1|clock_1'
Info: 3: + IC(1.634 ns) + CELL(0.000 ns) = 5.067 ns; Loc. = Unassigned; Fanout = 51; COMB Node = 'trans:trans1|clock_1~clkctrl'
Info: 4: + IC(1.031 ns) + CELL(0.537 ns) = 6.635 ns; Loc. = Unassigned; Fanout = 5; REG Node = 'min13[5]'
Info: Total cell delay = 2.084 ns ( 31.41 % )
Info: Total interconnect delay = 4.551 ns ( 68.59 % )
Info: Longest clock path from clock "CLOCK_50" to source register is 6.635 ns
Info: 1: + IC(0.000 ns) + CELL(0.760 ns) = 0.760 ns; Loc. = Unassigned; Fanout = 4; CLK Node = 'CLOCK_50'
Info: 2: + IC(1.886 ns) + CELL(0.787 ns) = 3.433 ns; Loc. = Unassigned; Fanout = 2; REG Node = 'trans:trans1|clock_1'
Info: 3: + IC(1.634 ns) + CELL(0.000 ns) = 5.067 ns; Loc. = Unassigned; Fanout = 51; COMB Node = 'trans:trans1|clock_1~clkctrl'
Info: 4: + IC(1.031 ns) + CELL(0.537 ns) = 6.635 ns; Loc. = Unassigned; Fanout = 5; REG Node = 'min13[5]'
Info: Total cell delay = 2.084 ns ( 31.41 % )
Info: Total interconnect delay = 4.551 ns ( 68.59 % )
Info: Micro clock to output delay of source is 0.250 ns
Info: Micro setup delay of destination is -0.036 ns
Info: - Longest register to register delay is 20.412 ns
Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = Unassigned; Fanout = 5; REG Node = 'min13[5]'
Info: 2: + IC(0.949 ns) + CELL(0.150 ns) = 1.099 ns; Loc. = Unassigned; Fanout = 3; COMB Node = 'Selector3~1'
Info: 3: + IC(0.318 ns) + CELL(0.438 ns) = 1.855 ns; Loc. = Unassigned; Fanout = 4; COMB Node = 'Selector3~2'
Info: 4: + IC(0.597 ns) + CELL(0.414 ns) = 2.866 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_3_result_int[1]~1'
Info: 5: + IC(0.000 ns) + CELL(0.071 ns) = 2.937 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_3_result_int[2]~3'
Info: 6: + IC(0.000 ns) + CELL(0.071 ns) = 3.008 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_3_result_int[3]~5'
Info: 7: + IC(0.000 ns) + CELL(0.410 ns) = 3.418 ns; Loc. = Unassigned; Fanout = 10; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_3_result_int[4]~6'
Info: 8: + IC(0.127 ns) + CELL(0.438 ns) = 3.983 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[15]~44'
Info: 9: + IC(0.588 ns) + CELL(0.414 ns) = 4.985 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[1]~1'
Info: 10: + IC(0.000 ns) + CELL(0.071 ns) = 5.056 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[2]~3'
Info: 11: + IC(0.000 ns) + CELL(0.071 ns) = 5.127 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[3]~5'
Info: 12: + IC(0.000 ns) + CELL(0.071 ns) = 5.198 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[4]~7'
Info: 13: + IC(0.000 ns) + CELL(0.410 ns) = 5.608 ns; Loc. = Unassigned; Fanout = 10; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[5]~8'
Info: 14: + IC(0.782 ns) + CELL(0.271 ns) = 6.661 ns; Loc. = Unassigned; Fanout = 3; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[22]~104'
Info: 15: + IC(0.889 ns) + CELL(0.414 ns) = 7.964 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[3]~5'
Info: 16: + IC(0.000 ns) + CELL(0.071 ns) = 8.035 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[4]~7'
Info: 17: + IC(0.000 ns) + CELL(0.410 ns) = 8.445 ns; Loc. = Unassigned; Fanout = 10; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[5]~8'
Info: 18: + IC(0.891 ns) + CELL(0.438 ns) = 9.774 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[25]~24'
Info: 19: + IC(0.588 ns) + CELL(0.414 ns) = 10.776 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[1]~1'
Info: 20: + IC(0.000 ns) + CELL(0.071 ns) = 10.847 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[2]~3'
Info: 21: + IC(0.000 ns) + CELL(0.071 ns) = 10.918 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[3]~5'
Info: 22: + IC(0.000 ns) + CELL(0.071 ns) = 10.989 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[4]~7'
Info: 23: + IC(0.000 ns) + CELL(0.410 ns) = 11.399 ns; Loc. = Unassigned; Fanout = 8; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[5]~8'
Info: 24: + IC(0.767 ns) + CELL(0.271 ns) = 12.437 ns; Loc. = Unassigned; Fanout = 3; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[32]~108'
Info: 25: + IC(0.874 ns) + CELL(0.414 ns) = 13.725 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_7_result_int[3]~5'
Info: 26: + IC(0.000 ns) + CELL(0.071 ns) = 13.796 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_7_result_int[4]~7'
Info: 27: + IC(0.000 ns) + CELL(0.410 ns) = 14.206 ns; Loc. = Unassigned; Fanout = 4; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_7_result_int[5]~8'
Info: 28: + IC(0.145 ns) + CELL(0.419 ns) = 14.770 ns; Loc. = Unassigned; Fanout = 12; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[38]~102'
Info: 29: + IC(0.415 ns) + CELL(0.150 ns) = 15.335 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'Decoder47~0'
Info: 30: + IC(0.604 ns) + CELL(0.438 ns) = 16.377 ns; Loc. = Unassigned; Fanout = 2; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~3'
Info: 31: + IC(0.127 ns) + CELL(0.438 ns) = 16.942 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~15'
Info: 32: + IC(0.145 ns) + CELL(0.420 ns) = 17.507 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~16'
Info: 33: + IC(0.127 ns) + CELL(0.438 ns) = 18.072 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~4'
Info: 34: + IC(0.127 ns) + CELL(0.438 ns) = 18.637 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~8'
Info: 35: + IC(0.145 ns) + CELL(0.420 ns) = 19.202 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~10'
Info: 36: + IC(0.290 ns) + CELL(0.271 ns) = 19.763 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~12'
Info: 37: + IC(0.145 ns) + CELL(0.420 ns) = 20.328 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|mLCD_DATA[2]~26'
Info: 38: + IC(0.000 ns) + CELL(0.084 ns) = 20.412 ns; Loc. = Unassigned; Fanout = 1; REG Node = 'LCD:lcd1|LCD_TEST:u5|mLCD_DATA[2]'
Info: Total cell delay = 10.772 ns ( 52.77 % )
Info: Total interconnect delay = 9.640 ns ( 47.23 % )
Info: Estimated most critical path is register to register delay of 20.412 ns
Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LAB_X47_Y17; Fanout = 5; REG Node = 'min13[5]'
Info: 2: + IC(0.949 ns) + CELL(0.150 ns) = 1.099 ns; Loc. = LAB_X48_Y18; Fanout = 3; COMB Node = 'Selector3~1'
Info: 3: + IC(0.318 ns) + CELL(0.438 ns) = 1.855 ns; Loc. = LAB_X49_Y18; Fanout = 4; COMB Node = 'Selector3~2'
Info: 4: + IC(0.597 ns) + CELL(0.414 ns) = 2.866 ns; Loc. = LAB_X48_Y18; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_3_result_int[1]~1'
Info: 5: + IC(0.000 ns) + CELL(0.071 ns) = 2.937 ns; Loc. = LAB_X48_Y18; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_3_result_int[2]~3'
Info: 6: + IC(0.000 ns) + CELL(0.071 ns) = 3.008 ns; Loc. = LAB_X48_Y18; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_3_result_int[3]~5'
Info: 7: + IC(0.000 ns) + CELL(0.410 ns) = 3.418 ns; Loc. = LAB_X48_Y18; Fanout = 10; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_3_result_int[4]~6'
Info: 8: + IC(0.127 ns) + CELL(0.438 ns) = 3.983 ns; Loc. = LAB_X48_Y18; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[15]~44'
Info: 9: + IC(0.588 ns) + CELL(0.414 ns) = 4.985 ns; Loc. = LAB_X47_Y18; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[1]~1'
Info: 10: + IC(0.000 ns) + CELL(0.071 ns) = 5.056 ns; Loc. = LAB_X47_Y18; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[2]~3'
Info: 11: + IC(0.000 ns) + CELL(0.071 ns) = 5.127 ns; Loc. = LAB_X47_Y18; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[3]~5'
Info: 12: + IC(0.000 ns) + CELL(0.071 ns) = 5.198 ns; Loc. = LAB_X47_Y18; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[4]~7'
Info: 13: + IC(0.000 ns) + CELL(0.410 ns) = 5.608 ns; Loc. = LAB_X47_Y18; Fanout = 10; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_4_result_int[5]~8'
Info: 14: + IC(0.782 ns) + CELL(0.271 ns) = 6.661 ns; Loc. = LAB_X47_Y21; Fanout = 3; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[22]~104'
Info: 15: + IC(0.889 ns) + CELL(0.414 ns) = 7.964 ns; Loc. = LAB_X47_Y18; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[3]~5'
Info: 16: + IC(0.000 ns) + CELL(0.071 ns) = 8.035 ns; Loc. = LAB_X47_Y18; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[4]~7'
Info: 17: + IC(0.000 ns) + CELL(0.410 ns) = 8.445 ns; Loc. = LAB_X47_Y18; Fanout = 10; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_5_result_int[5]~8'
Info: 18: + IC(0.891 ns) + CELL(0.438 ns) = 9.774 ns; Loc. = LAB_X45_Y21; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[25]~24'
Info: 19: + IC(0.588 ns) + CELL(0.414 ns) = 10.776 ns; Loc. = LAB_X46_Y21; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[1]~1'
Info: 20: + IC(0.000 ns) + CELL(0.071 ns) = 10.847 ns; Loc. = LAB_X46_Y21; Fanout = 2; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[2]~3'
Info: 21: + IC(0.000 ns) + CELL(0.071 ns) = 10.918 ns; Loc. = LAB_X46_Y21; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[3]~5'
Info: 22: + IC(0.000 ns) + CELL(0.071 ns) = 10.989 ns; Loc. = LAB_X46_Y21; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[4]~7'
Info: 23: + IC(0.000 ns) + CELL(0.410 ns) = 11.399 ns; Loc. = LAB_X46_Y21; Fanout = 8; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_6_result_int[5]~8'
Info: 24: + IC(0.767 ns) + CELL(0.271 ns) = 12.437 ns; Loc. = LAB_X46_Y20; Fanout = 3; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[32]~108'
Info: 25: + IC(0.874 ns) + CELL(0.414 ns) = 13.725 ns; Loc. = LAB_X46_Y21; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_7_result_int[3]~5'
Info: 26: + IC(0.000 ns) + CELL(0.071 ns) = 13.796 ns; Loc. = LAB_X46_Y21; Fanout = 1; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_7_result_int[4]~7'
Info: 27: + IC(0.000 ns) + CELL(0.410 ns) = 14.206 ns; Loc. = LAB_X46_Y21; Fanout = 4; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|add_sub_7_result_int[5]~8'
Info: 28: + IC(0.145 ns) + CELL(0.419 ns) = 14.770 ns; Loc. = LAB_X46_Y21; Fanout = 12; COMB Node = 'lpm_divide:Mod2|lpm_divide_45m:auto_generated|sign_div_unsign_bkh:divider|alt_u_div_ove:divider|StageOut[38]~102'
Info: 29: + IC(0.415 ns) + CELL(0.150 ns) = 15.335 ns; Loc. = LAB_X46_Y21; Fanout = 1; COMB Node = 'Decoder47~0'
Info: 30: + IC(0.604 ns) + CELL(0.438 ns) = 16.377 ns; Loc. = LAB_X45_Y22; Fanout = 2; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~3'
Info: 31: + IC(0.127 ns) + CELL(0.438 ns) = 16.942 ns; Loc. = LAB_X45_Y22; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~15'
Info: 32: + IC(0.145 ns) + CELL(0.420 ns) = 17.507 ns; Loc. = LAB_X45_Y22; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~16'
Info: 33: + IC(0.127 ns) + CELL(0.438 ns) = 18.072 ns; Loc. = LAB_X45_Y22; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~4'
Info: 34: + IC(0.127 ns) + CELL(0.438 ns) = 18.637 ns; Loc. = LAB_X45_Y22; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~8'
Info: 35: + IC(0.145 ns) + CELL(0.420 ns) = 19.202 ns; Loc. = LAB_X45_Y22; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~10'
Info: 36: + IC(0.290 ns) + CELL(0.271 ns) = 19.763 ns; Loc. = LAB_X45_Y22; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|Mux6~12'
Info: 37: + IC(0.145 ns) + CELL(0.420 ns) = 20.328 ns; Loc. = LAB_X45_Y22; Fanout = 1; COMB Node = 'LCD:lcd1|LCD_TEST:u5|mLCD_DATA[2]~26'
Info: 38: + IC(0.000 ns) + CELL(0.084 ns) = 20.412 ns; Loc. = LAB_X45_Y22; Fanout = 1; REG Node = 'LCD:lcd1|LCD_TEST:u5|mLCD_DATA[2]'
Info: Total cell delay = 10.772 ns ( 52.77 % )
Info: Total interconnect delay = 9.640 ns ( 47.23 % )
Info: Fitter routing operations beginning
Info: Average interconnect usage is 2% of the available device resources
Info: Peak interconnect usage is 11% of the available device resources in the region that extends from location X44_Y12 to location X54_Y23
Info: Fitter routing operations ending: elapsed time is 00:00:01
Info: The Fitter performed an Auto Fit compilation. Optimizations were skipped to reduce compilation time.
Info: Optimizations that may affect the design's routability were skipped
Info: Optimizations that may affect the design's timing were skipped
Info: Started post-fitting delay annotation
Warning: Found 95 output pins without output pin load capacitance assignment
Info: Pin "LCD_DATA[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_DATA[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_DATA[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_DATA[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_DATA[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_DATA[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_DATA[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_DATA[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[8]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[9]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[10]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[11]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[12]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[13]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[14]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[15]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[16]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDR[17]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDG[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDG[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDG[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDG[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDG[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDG[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDG[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LEDG[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX7[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX7[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX7[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX7[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX7[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX7[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX7[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX6[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX6[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX6[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX6[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX6[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX6[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX6[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX5[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX5[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX5[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX5[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX5[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX5[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX5[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX4[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX4[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX4[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX4[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX4[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX4[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX4[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX3[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX3[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX3[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX3[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX3[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX3[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX3[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX2[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX2[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX2[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX2[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX2[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX2[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX2[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX1[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX1[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX1[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX1[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX1[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX1[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX1[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX0[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX0[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX0[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX0[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX0[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX0[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "HEX0[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_EN" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_RW" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_RS" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_ON" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Pin "LCD_BLON" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
Info: Delay annotation completed successfully
Warning: Following 8 pins have no output enable or a GND or VCC output enable - later changes to this connectivity may change fitting results
Info: Pin LCD_DATA[0] has a permanently enabled output enable
Info: Pin LCD_DATA[1] has a permanently enabled output enable
Info: Pin LCD_DATA[2] has a permanently enabled output enable
Info: Pin LCD_DATA[3] has a permanently enabled output enable
Info: Pin LCD_DATA[4] has a permanently enabled output enable
Info: Pin LCD_DATA[5] has a permanently enabled output enable
Info: Pin LCD_DATA[6] has a permanently enabled output enable
Info: Pin LCD_DATA[7] has a permanently enabled output enable
Warning: Following 10 pins have nothing, GND, or VCC driving datain port -- changes to this connectivity may change fitting results
Info: Pin HEX1[0] has VCC driving its datain port
Info: Pin HEX1[1] has VCC driving its datain port
Info: Pin HEX1[2] has VCC driving its datain port
Info: Pin HEX1[3] has VCC driving its datain port
Info: Pin HEX1[4] has VCC driving its datain port
Info: Pin HEX1[5] has VCC driving its datain port
Info: Pin HEX1[6] has VCC driving its datain port
Info: Pin LCD_RW has GND driving its datain port
Info: Pin LCD_ON has VCC driving its datain port
Info: Pin LCD_BLON has VCC driving its datain port
Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
Info: Generated suppressed messages file //psf/Home/Desktop/EDA-digital-clock2/digital-clock.fit.smsg
Info: Quartus II Fitter was successful. 0 errors, 312 warnings
Info: Peak virtual memory: 300 megabytes
Info: Processing ended: Mon Aug 24 16:37:31 2015
Info: Elapsed time: 00:00:18
Info: Total CPU time (on all processors): 00:00:17
+----------------------------+
; Fitter Suppressed Messages ;
+----------------------------+
The suppressed messages can be found in //psf/Home/Desktop/EDA-digital-clock2/digital-clock.fit.smsg.
马建仓 AI 助手
尝试更多
代码解读
代码找茬
代码优化
1
https://gitee.com/skyADMIN/EDA-digital-clock.git
git@gitee.com:skyADMIN/EDA-digital-clock.git
skyADMIN
EDA-digital-clock
EDA-digital-clock
master

搜索帮助