一个从零开始写的极简、非常易懂的RISC-V处理器核。
《深入浅出RISC-V调试》,自己总结的RISC-V调试文档。
基于Digital数字电路仿真软件,构建支持简易指令集的CPU以及简单的外设电路仿真。 目标能够支持系统的引导、启动、运行、中断处理、外设控制等功能。 本项目用于辅助学习CPU结构/数字电路设计,微机组成原理,汇编/C语言开发,嵌入式开发等技术入门。
最近一年贡献:16 次
最长连续贡献:1 日
最近连续贡献:1 日
贡献度的统计数据包括代码提交、创建任务 / Pull Request、合并 Pull Request,其中代码提交的次数需本地配置的 git 邮箱是 Gitee 帐号已确认绑定的才会被统计。